jobify_logo ×
  • מִשׁתַמֵשׁ
  • התחברות/הרשמה
  • עמוד הבית
  • מי אנחנו
  • מעסיקים מובילים
  • צרו קשר
  • תנאי שימוש
  • מדיניות פרטיות
  • הצהרת נגישות
קרן עזריאלי טקסט בעברית עם סמל אינסוף social_security the_israeli_employment_service work_office המקום
jobify_logo
  • מי אנחנו
  • מעסיקים מובילים
  • צרו קשר
דילוג לתוכן

עדיין מחפשים עבודה במנועי חיפוש? הגיע הזמן להשתדרג!

במקום לחפש לבד בין מאות מודעות – תנו ל-Jobify לנתח את קורות החיים שלכם ולהציג לכם רק הזדמנויות שבאמת שוות את הזמן שלכם מתוך מאגר המשרות הגדול בישראל.
השימוש חינם, ללא עלות וללא הגבלה.

הגישו קו”ח דרך Jobify

SoC and IP Design Engineer

Google

הגישו קו”ח דרך Jobify

Google Google

  • תל אביב - יפו
  • Indeed
Indeed

SoC and IP Design Engineer

Google

הגישו קו”ח דרך Jobify

Google Google

  • תל אביב - יפו
  • Indeed
Indeed

Note: By applying to this position you will have an opportunity to share your preferred working location from the following: Tel Aviv, Israel; Haifa, Israel.
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
4 years of experience with digital logic design principles, Register-Transfer Level (RTL) design concepts, and languages such as Verilog or System Verilog.
Experience with microarchitecture and specifications.
Experience with logic synthesis techniques to optimize Register-Transfer Level (RTL) code, performance and power as well as low-power design techniques.
Experience in logic design and debug with Design Verification (DV).

Preferred qualifications:
Experience with design sign off and quality tools (e.g., Lint, CDC, VCLP etc.).
Experience with a scripting language like Python or Perl.
Knowledge in one of these areas: PCIe, UCIe, DDR, AXI, ARM processors family.
Knowledge of SOC architecture and assertion-based formal verification.
Knowledge of high performance and low power design techniques.
About the job
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of Google's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.

As part of our server chip design team, you will use our Application Specific Integrated Circuit (ASIC) design experience to be part of a team that develops the ASIC SoC and SoC IP’s from Power-On-Reset (POR) to Production. You will create SoC Level microarchitecture definitions, Register-Transfer Level (RTL) coding and all RTL quality checks. You will also have the opportunity to contribute to Design flow and Methodologies.

In this role, you will collaborate with members of architecture, software, verification, power, timing, synthesis design for testability (dft) etc. You will face technical issues and develop/define design options for performance, power and area.

The ML, Systems, and Cloud AI (MSCA) organization at Google designs, implements, and manages the hardware, software, machine learning, and systems infrastructure for all Google services (Search, YouTube, etc.) and Google Cloud. Our end users are Googlers, Cloud customers and the billions of people who use Google services around the world.

We prioritize security, efficiency, and reliability across everything we do - from developing our latest TPUs to running a global network, while driving towards shaping the future of hyperscale computing. Our global impact spans software and hardware, including Google Cloud’s Vertex AI, the leading AI platform for bringing Gemini models to enterprise customers.

Responsibilities
Define the SoC/Block microarchitecture level design document such as interface protocol, block diagram, transaction flow, pipeline etc.
Perform RTL development (e.g., coding and debug in Verilog, SystemVerilog).
Perform simulation debug and Lint/CDC/FV/UPF checks.
Engage in synthesis, timing/power closure, and ASIC silicon bring-up.
Contribute to verification test plan and coverage analysis of block and SOC-level.
Google is proud to be an equal opportunity workplace and is an affirmative action employer. We are committed to equal employment opportunity regardless of race, color, ancestry, religion, sex, national origin, sexual orientation, age, citizenship, marital status, disability, gender identity or Veteran status. We also consider qualified applicants regardless of criminal histories, consistent with legal requirements. See also Google's EEO Policy and EEO is the Law. If you have a disability or special need that requires accommodation, please let us know by completing our Accommodations for Applicants form.


במקום לחפש לבד בין מאות מודעות – תנו ל-Jobify לנתח את קורות החיים שלכם ולהציג לכם רק הזדמנויות שבאמת שוות את הזמן שלכם מתוך מאגר המשרות הגדול בישראל.
השימוש חינם, ללא עלות וללא הגבלה.

הגישו קו”ח דרך Jobify

שאלות ותשובות עבור משרת SoC and IP Design Engineer

מהנדס/ת תכנון SoC ו-IP בגוגל יהיה/תהיה חלק מצוות פיתוח שבבי ASIC מותאמים אישית, שיניעו את מוצרי הצריכה הישירים של גוגל. התפקיד כולל תרומה לחדשנות מאחורי מוצרים המשמשים מיליוני אנשים ברחבי העולם, ועיצוב הדור הבא של חוויות חומרה עם ביצועים, יעילות ואינטגרציה ללא תחרות.

כדי להצליח בתפקיד מהנדס/ת תכנון SoC ו-IP ב-Google, נדרש ניסיון של 4 שנים בתכנון לוגי דיגיטלי, עקרונות תכנון RTL ושפות כמו Verilog או System Verilog. כמו כן, נדרש ניסיון במיקרו-ארכיטקטורה ומפרטים, טכניקות סינתזת לוגיקה לאופטימיזציה של קוד RTL, ביצועים וצריכת חשמל, וכן ניסיון בתכנון ודיבוג לוגי עם אימות תכנון (DV).

מהנדס/ת תכנון SoC ו-IP ב-Google יהיה/תהיה אחראי/ת על הגדרת מסמך תכנון ברמת מיקרו-ארכיטקטורה של SoC/בלוק, כולל פרוטוקול ממשק, דיאגרמת בלוקים וזרימת טרנזקציות. התפקיד כולל גם פיתוח RTL (קידוד ודיבוג ב-Verilog, SystemVerilog), ביצוע דיבוג סימולציה ובדיקות Lint/CDC/FV/UPF, וכן השתתפות בסינתזה, סגירת תזמונים/הספק והפעלת סיליקון ASIC.

משרות נוספות מומלצות עבורך
  • רשימת משאלות

    Clock Design Engineer

    • map_icon רעננה
    NVIDIA

    NVIDIA

  • רשימת משאלות

    Clock Design Engineer

    • map_icon יקנעם עילית
    NVIDIA

    NVIDIA

  • רשימת משאלות

    Clock Design Engineer

    • map_icon באר שבע
    NVIDIA

    NVIDIA

  • רשימת משאלות

    Clock Design Engineer

    • map_icon תל אביב - יפו
    NVIDIA

    NVIDIA

  • רשימת משאלות

    Clock Design Engineer

    • map_icon תל אביב - יפו
    NVIDIA

    NVIDIA

  • רשימת משאלות

    ASIC Modeling Architect Engineer - Cisco Silicon One

    • map_icon קיסריה
    Cisco Systems

    Cisco Systems

ניתן לצפות במשרות שסימנת בכל שלב תחת התפריט הראשי בקטגוריית 'משרות שאהבתי'

המקום קרן עזריאלי טקסט בעברית עם סמל אינסוף
  • מי אנחנו
  • מעסיקים מובילים
  • צרו קשר
  • תנאי שימוש
  • מדיניות פרטיות
  • הצהרת נגישות

2025 Ⓒ ג'וביפיי - כל הזכויות שמורות

קרן עזריאלי טקסט בעברית עם סמל אינסוף social_security the_israeli_employment_service israel_innovation_authority work_office המקום
המערכת בונה את הפרופיל התעסוקתי שלך

עוד רגע...

המערכת זיהתה ששינית את הנתונים באזור האישי ומעדכנת את ההמלצות על תפקידים ומשרות בהתאם.

מצטערים, לא הצלחנו לנתח בהצלחה את הנתונים שהזנת.
אתם מוזמנים לנסות להזין שוב או להעלות קובץ קורות חיים במידה ויש לכם.
בהצלחה

הגעת להגבלה היומית של שלושה עדכונים בפרופיל האישי ביום

loader

הבקשה שלך נשלחה בהצלחה!

יש באפשרותך לשלוח בקשה לקבלת ייעוץ אישי ללא עלות מיועצת קריירה.

באפשרותך לשלוח בקשה לקבלת ייעוץ אישי ללא עלות

  • בעיה טכנית

  • סיוע בכתיבת קורות חיים או בהכנה לראיון עבודה

  • התאמה של משרות

  • אחר:

פנייתך נשלחה בהצלחה. נציג מטעם ארגון נכי צהל ייצור איתך קשר בהקדם