jobify_logo ×
  • מִשׁתַמֵשׁ
  • התחברות/הרשמה
  • עמוד הבית
  • מי אנחנו
  • מעסיקים מובילים
  • צרו קשר
  • תנאי שימוש
  • מדיניות פרטיות
  • הצהרת נגישות
קרן עזריאלי טקסט בעברית עם סמל אינסוף social_security the_israeli_employment_service work_office המקום
jobify_logo
  • מי אנחנו
  • מעסיקים מובילים
  • פרסום משרה חדש
  • צרו קשר
דילוג לתוכן

עדיין מחפשים עבודה במנועי חיפוש? הגיע הזמן להשתדרג!

במקום לעבור לבד על אלפי מודעות, Jobify מנתחת את קורות החיים שלך ומציגה לך רק משרות שבאמת מתאימות לך.

מעל 80,000 משרות • 4,000 חדשות ביום
חינם. בלי פרסומות. בלי אותיות קטנות.

הגשת מועמדות

Senior Design Engineer

TriEye

הגשת מועמדות

TriEye TriEye

  • תל אביב - יפו
  • LinkedIn
LinkedIn

Senior Design Engineer

TriEye

הגשת מועמדות

TriEye TriEye

  • תל אביב - יפו
  • coins_icon 22,000-32,000 ₪ (הערכה מבוססת AI)
    זוהי הערכת טווח שכר מבוססת AI ולא פרסום של המעסיק
  • LinkedIn
LinkedIn


We are developing a next-generation compute-acceleration chip designed to power the future of LLM inference, the most compute-hungry and fastest-growing workload in AI.

As the world pours trillions of dollars into scaling data-center AI, a massive bottleneck is emerging: delivering far more inference throughput at dramatically lower power. LLM inference now dominates the operational cost of AI, and accelerating it has become one of the most critical challenges in the entire industry.

Our mission is to build a breakthrough architecture that leapfrogs today’s solutions from NVIDIA, AMD, Google TPU, and others — enabling unprecedented efficiency, throughput, and scalability.

We operate in true startup mode: fast-paced, ambitious, and deeply technical. The project is challenging across architecture, RTL, verification, and schedule — and we are looking for a Senior Design Engineer who wants to push boundaries, work hard, and help build something that has never been done before.

The Senior Design Engineer will join a team responsible for the architecture, design, and verification of a high-performance controller ASIC at the core of this new computational paradigm.

Your Day to Day:

  • Own the design, micro-architecture, and implementation of digital logic for a high-performance ASIC
  • Translate system-level requirements into detailed micro-architecture and RTL designs
  • Develop high-quality RTL code in Verilog/SystemVerilog
  • Work closely with the algorithm, verification, analog, and software teams to define interfaces and ensure end-to-end functionality
  • Participate in design reviews, propose improvements, and ensure compliance with coding and design guidelines
  • Integrate and debug digital modules in simulation and lab environments
  • Support synthesis, timing closure, performance optimization, and power reduction activities
  • Collaborate with verification teams to define test plans and ensure thorough coverage
  • Contribute to a high-intensity startup environment where solving tough technical challenges and meeting ambitious schedules is part of the mission

Requirements:

Required

  • At least 5 years of experience in digital design for ASIC
  • BSc/MSc in Electrical Engineering, Computer Engineering, or related field
  • Strong RTL development experience in Verilog/SystemVerilog
  • Solid understanding of computer architecture, logic design, and digital system fundamentals
  • Experience with micro-architecture specification and documentation
  • Strong communication skills and the ability to work cross-functionally
  • Self-driven, detail-oriented, capable of owning complex design challenges
  • Fluent in English, both verbal and written

Advantages

  • Experience with high-speed SERDES or parallel interfaces (PCIe, Aurora, Ethernet PHYs, custom links, etc.)
  • Background in high-speed ASIC design, timing closure at high frequencies, and complex synchronization schemes across clock domains
  • Familiarity with verification methodologies (UVM), simulation flows, and coverage-driven verification
  • Experience with scripting languages (Python, Perl, Tcl)

Why should you be a TriEyoneer?:

  • Work on breakthrough AI acceleration technology that has the potential to reshape data-center compute
  • Join a fast-growing deep-tech environment backed by industry leaders
  • Be part of a highly talented, multidisciplinary team solving cutting-edge engineering problems
  • Modern offices in Tel Aviv with an excellent work environment
  • Competitive benefits package: Free gym membership, parking, holidays and birthday gifts, Cibus, generous vacation allowance, happy hours, team events, etc

General statement:

TriEye is an equal opportunity employer. Qualified applicants will receive consideration for employment without regard to race, color, religion, sex, sexual orientation, gender identity, national origin, disability, or protected veteran status.


במקום לעבור לבד על אלפי מודעות, Jobify מנתחת את קורות החיים שלך ומציגה לך רק משרות שבאמת מתאימות לך.

מעל 80,000 משרות • 4,000 חדשות ביום
חינם. בלי פרסומות. בלי אותיות קטנות.

הגשת מועמדות

שאלות ותשובות עבור משרת Senior Design Engineer

מהנדס/ת התכנון הבכיר/ה ב-TriEye יצטרף/תצטרף לצוות האחראי על הארכיטקטורה, התכנון והאימות של בקר ASIC בעל ביצועים גבוהים, אשר מהווה את ליבת הפרדיגמה החישובית החדשה של החברה. התפקיד כולל בעלות על התכנון, המיקרו-ארכיטקטורה והיישום של לוגיקה דיגיטלית עבור ASIC בעל ביצועים גבוהים, תוך תרגום דרישות מערכת למיקרו-ארכיטקטורה מפורטת ותכנוני RTL.

לצורך תפקיד מהנדס/ת תכנון בכיר/ה ב-TriEye, נדרשות לפחות 5 שנות ניסיון בתכנון דיגיטלי עבור ASIC, תואר ראשון/שני בהנדסת חשמל או מחשבים, וניסיון חזק בפיתוח RTL ב-Verilog/SystemVerilog. כמו כן, נדרשת הבנה מוצקה בארכיטקטורת מחשבים, תכנון לוגי ויסודות מערכות דיגיטליות, וניסיון במפרטי מיקרו-ארכיטקטורה ותיעוד.

מהנדס/ת התכנון הבכיר/ה ב-TriEye תורם/ת לסביבת הסטארט-אפ האינטנסיבית על ידי פתרון אתגרים טכניים קשים ועמידה בלוחות זמנים שאפתניים, שהם חלק מהמשימה. התפקיד דורש יכולת הנעה עצמית, תשומת לב לפרטים, ויכולת לקחת בעלות על אתגרי תכנון מורכבים, תוך שיתוף פעולה הדוק עם צוותי האלגוריתמים, האימות, האנלוג והתוכנה להגדרת ממשקים והבטחת פונקציונליות מקצה לקצה.

משרות נוספות מומלצות עבורך
  • רשימת משאלות

    Experienced ASIC Design Engineer

    • map_icon עומר
    Sandisk

    Sandisk

  • רשימת משאלות

    Design Engineer, Cloud, Networking

    • map_icon חיפה
    גוגל ישראל

    גוגל ישראל

  • רשימת משאלות

    Junior ASIC Engineer

    • map_icon קיסריה
    Cisco

    Cisco

  • רשימת משאלות

    ASIC Logic Design Engineer for Wireless SoC Group

    • map_icon תל אביב - יפו
    Apple

    Apple

  • רשימת משאלות

    ASIC Design Engineer

    • map_icon תל אביב - יפו
    Apple

    Apple

  • רשימת משאלות

    IP Logic Design Engineer - Advanced Technologies Group

    • map_icon חיפה
    Apple

    Apple

ניתן לצפות במשרות שסימנת בכל שלב תחת התפריט הראשי בקטגוריית 'משרות שאהבתי'

המקום קרן עזריאלי טקסט בעברית עם סמל אינסוף
  • מי אנחנו
  • מעסיקים מובילים
  • צרו קשר
  • תנאי שימוש
  • מדיניות פרטיות
  • הצהרת נגישות

2026 Ⓒ ג'וביפיי - כל הזכויות שמורות

קרן עזריאלי טקסט בעברית עם סמל אינסוף social_security the_israeli_employment_service israel_innovation_authority work_office המקום
המערכת בונה את הפרופיל התעסוקתי שלך

עוד רגע...

המערכת זיהתה ששינית את הנתונים באזור האישי ומעדכנת את ההמלצות על תפקידים ומשרות בהתאם.

מצטערים, לא הצלחנו לנתח בהצלחה את הנתונים שהזנת.
אתם מוזמנים לנסות להזין שוב או להעלות קובץ קורות חיים במידה ויש לכם.
בהצלחה

הגעת להגבלה היומית של שלושה עדכונים בפרופיל האישי ביום

loader

הבקשה שלך נשלחה בהצלחה!

יש באפשרותך לשלוח בקשה לקבלת ייעוץ אישי ללא עלות מיועצת קריירה.

באפשרותך לשלוח בקשה לקבלת ייעוץ אישי ללא עלות

  • בעיה טכנית

  • סיוע בכתיבת קורות חיים או בהכנה לראיון עבודה

  • התאמה של משרות

  • אחר:

פנייתך נשלחה בהצלחה. נציג מטעם ארגון נכי צהל ייצור איתך קשר בהקדם