jobify_logo ×
  • מִשׁתַמֵשׁ
  • התחברות/הרשמה
  • עמוד הבית
  • מי אנחנו
  • מעסיקים מובילים
  • צרו קשר
  • תנאי שימוש
  • מדיניות פרטיות
  • הצהרת נגישות
קרן עזריאלי טקסט בעברית עם סמל אינסוף social_security the_israeli_employment_service work_office המקום
jobify_logo
  • מי אנחנו
  • מעסיקים מובילים
  • צרו קשר
דילוג לתוכן

עדיין מחפשים עבודה במנועי חיפוש? הגיע הזמן להשתדרג!

במקום לעבור לבד על אלפי מודעות, Jobify מנתחת את קורות החיים שלך ומציגה לך רק משרות שבאמת מתאימות לך.

מעל 80,000 משרות • 4,000 חדשות ביום
חינם. בלי פרסומות. בלי אותיות קטנות.

הגשת מועמדות

Design Technology Co-Optimization Engineer

Google

הגשת מועמדות

Google Google

  • תל אביב - יפו
  • LinkedIn
LinkedIn

Design Technology Co-Optimization Engineer

Google

הגשת מועמדות

Google Google

  • תל אביב - יפו
  • coins_icon 25,000-40,000 ₪ (הערכה מבוססת AI)
    זוהי הערכת טווח שכר מבוססת AI ולא פרסום של המעסיק
  • LinkedIn
LinkedIn


Note: By applying to this position you will have an opportunity to share your preferred working location from the following: Tel Aviv, Israel; Haifa, Israel.Minimum qualifications:

  • Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
  • 2 years of experience in Physical Design (RTL-to-GDS) or Technology Development, focusing on advanced nodes (e.g., 7nm, 5nm, or below).
  • Experience with industry-standard Place and Route (P&R) tools and Static Timing Analysis (STA) tools.
  • Experience in CMOS device physics, FinFET/nanosheet architectures, and the impact of layout parasitics on PPA.
  • Experience in scripting and automation using Tcl and Python (or Perl) to manage design sweeps and data extraction.

Preferred qualifications:

  • Master's degree or PhD in Electrical Engineering, Computer Engineering or Computer Science, with an emphasis on computer architecture.
  • Experience in Design Technology Co-Optimization (DTCO), including standard cell library characterization, metal stack optimization, and evaluation of scaling boosters (e.g., backside power delivery).
  • Experience working with major foundry technology files (PDKs) and interpreting Design Rule Manuals (DRM) to guide physical implementation.

About The Job

In this role, you’ll work to shape the future of AI/ML hardware acceleration. You will have an opportunity to drive cutting-edge TPU (Tensor Processing Unit) technology that powers Google's most demanding AI/ML applications. You’ll be part of a team that pushes boundaries, developing custom silicon solutions that power the future of Google's TPU. You'll contribute to the innovation behind products loved by millions worldwide, and leverage your design and verification expertise to verify complex digital designs, with a specific focus on TPU architecture and its integration within AI/ML-driven systems.

As a Design Technology Co-Optimization (DTCO) Engineer, you will bridge the gap between process technology and product architecture to define the next generation of datacenter-class silicon. You will be responsible for extracting maximum process entitlement by evaluating advanced logic nodes and emerging transistor architectures.

In this role, you will conduct Place and Route experiments and sensitivity analyses to influence standard cell library architecture, metal stack definitions, and design rules. You will collaborate with Foundry, IP, and Architecture teams to identify Power, Performance, and Area (PPA) bottlenecks and drive System Technology Co-Optimization (STCO) initiatives.

Your work will involve performing high-fidelity physical implementation sweeps, analyzing the impact of scaling boosters, and developing automated methodologies to quantify PPA gains. By navigating the trade-offs between process complexity and design performance, you will ensure Google’s hardware achieves efficiency and power density.

The AI and Infrastructure team is redefining what’s possible. We empower Google customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers include Googlers, Google Cloud customers, and billions of Google users worldwide.

We're the driving force behind Google's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for Google Cloud, Google Global Networking, Data Center operations, systems research, and much more.

Responsibilities

  • Execute high-fidelity Place and Route experiments to evaluate the PPA impact of advanced process features, library architectures, and design rule variations on datacenter-class IP.
  • Drive Design Technology Co-Optimization by collaborating with foundries and internal technology teams to define optimal metal stacks, track heights, and scaling boosters (e.g., backside power delivery, buried power rails).
  • Quantify process entitlement through systematic benchmarking of logic and memory macros, identifying bottlenecks in power density and timing closure for next-generation nodes.
  • Develop automated physical design methodologies and flows to accelerate technology pathfinding and enable rapid what-if analysis of emerging transistor architectures.
  • Influence System Technology Co-Optimization by partnering with Hardware Architects and Circuit Designers to translate process-level innovations into system-level performance gains.

Google is proud to be an equal opportunity workplace and is an affirmative action employer. We are committed to equal employment opportunity regardless of race, color, ancestry, religion, sex, national origin, sexual orientation, age, citizenship, marital status, disability, gender identity or Veteran status. We also consider qualified applicants regardless of criminal histories, consistent with legal requirements. See also Google's EEO Policy and EEO is the Law. If you have a disability or special need that requires accommodation, please let us know by completing our Accommodations for Applicants form .


במקום לעבור לבד על אלפי מודעות, Jobify מנתחת את קורות החיים שלך ומציגה לך רק משרות שבאמת מתאימות לך.

מעל 80,000 משרות • 4,000 חדשות ביום
חינם. בלי פרסומות. בלי אותיות קטנות.

הגשת מועמדות

שאלות ותשובות עבור משרת Design Technology Co-Optimization Engineer

כמהנדס/ת Design Technology Co-Optimization ב-Google, תהיו אחראים/ות לגישור הפער בין טכנולוגיית תהליך לארכיטקטורת מוצר, במטרה להגדיר את הדור הבא של שבבי מרכזי נתונים. תפקיד זה כולל הערכת צמתי לוגיקה מתקדמים וארכיטקטורות טרנזיסטורים מתפתחות כדי למקסם את ניצול התהליך, ובכך לעצב את עתיד האצת חומרת AI/ML, ובפרט את טכנולוגיית ה-TPU של Google.

לתפקיד Design Technology Co-Optimization Engineer ב-Google נדרש ניסיון של שנתיים לפחות בתכנון פיזי (RTL-to-GDS) או בפיתוח טכנולוגי, עם התמקדות בצמתים מתקדמים (כגון 7nm, 5nm ומטה). כמו כן, נדרש ניסיון עם כלי Place and Route (P&R) ו-Static Timing Analysis (STA) סטנדרטיים בתעשייה, ידע בפיזיקת התקני CMOS, ארכיטקטורות FinFET/nanosheet, והשפעת פרזיטים של פריסה על PPA. ניסיון בתסרוט ואוטומציה באמצעות Tcl ו-Python (או Perl) לניהול סריקות תכנון וחילוץ נתונים הוא חיוני.

מהנדס/ת Design Technology Co-Optimization ב-Google תורם/ת לאופטימיזציה של ביצועי חומרה על ידי ביצוע ניסויי Place and Route וניתוחי רגישות, המשפיעים על ארכיטקטורת ספריות תאים סטנדרטיות, הגדרות ערימת מתכות וכללי תכנון. התפקיד כולל שיתוף פעולה עם צוותי Foundry, IP וארכיטקטורה לזיהוי צווארי בקבוק ב-Power, Performance, and Area (PPA) והובלת יוזמות System Technology Co-Optimization (STCO). המטרה היא להבטיח שחומרת Google תשיג יעילות וצפיפות הספק מרביות על ידי ניווט בין פשרות מורכבות התהליך וביצועי התכנון.

משרות נוספות מומלצות עבורך
  • רשימת משאלות

    Design Technology Co-Optimization Engineer

    • map_icon חיפה
    Google

    Google

  • רשימת משאלות

    Physical Design Engineer

    • map_icon חיפה
    Annapurna Labs Ltd.

    Annapurna Labs Ltd.

  • רשימת משאלות

    Design Technology Co-Optimization Engineer

    • map_icon חיפה
    Google

    Google

  • רשימת משאלות

    Physical Design Engineer

    • map_icon חיפה
    Annapurna Labs Ltd.

    Annapurna Labs Ltd.

  • רשימת משאלות

    Physical Design Engineer

    • map_icon תל אביב - יפו
    Astera Labs

    Astera Labs

  • רשימת משאלות

    Senior Physical Design Engineer

    • map_icon תל אביב - יפו
    Nvidia

    Nvidia

ניתן לצפות במשרות שסימנת בכל שלב תחת התפריט הראשי בקטגוריית 'משרות שאהבתי'

המקום קרן עזריאלי טקסט בעברית עם סמל אינסוף
  • מי אנחנו
  • מעסיקים מובילים
  • צרו קשר
  • תנאי שימוש
  • מדיניות פרטיות
  • הצהרת נגישות

2026 Ⓒ ג'וביפיי - כל הזכויות שמורות

קרן עזריאלי טקסט בעברית עם סמל אינסוף social_security the_israeli_employment_service israel_innovation_authority work_office המקום
המערכת בונה את הפרופיל התעסוקתי שלך

עוד רגע...

המערכת זיהתה ששינית את הנתונים באזור האישי ומעדכנת את ההמלצות על תפקידים ומשרות בהתאם.

מצטערים, לא הצלחנו לנתח בהצלחה את הנתונים שהזנת.
אתם מוזמנים לנסות להזין שוב או להעלות קובץ קורות חיים במידה ויש לכם.
בהצלחה

הגעת להגבלה היומית של שלושה עדכונים בפרופיל האישי ביום

loader

הבקשה שלך נשלחה בהצלחה!

יש באפשרותך לשלוח בקשה לקבלת ייעוץ אישי ללא עלות מיועצת קריירה.

באפשרותך לשלוח בקשה לקבלת ייעוץ אישי ללא עלות

  • בעיה טכנית

  • סיוע בכתיבת קורות חיים או בהכנה לראיון עבודה

  • התאמה של משרות

  • אחר:

פנייתך נשלחה בהצלחה. נציג מטעם ארגון נכי צהל ייצור איתך קשר בהקדם