jobify_logo ×
  • מִשׁתַמֵשׁ
  • התחברות/הרשמה
  • עמוד הבית
  • מי אנחנו
  • מעסיקים מובילים
  • צרו קשר
  • תנאי שימוש
  • מדיניות פרטיות
  • הצהרת נגישות
קרן עזריאלי טקסט בעברית עם סמל אינסוף social_security the_israeli_employment_service work_office המקום
jobify_logo
  • מי אנחנו
  • מעסיקים מובילים
  • צרו קשר
דילוג לתוכן

עדיין מחפשים עבודה במנועי חיפוש? הגיע הזמן להשתדרג!

במקום לעבור לבד על אלפי מודעות, Jobify מנתחת את קורות החיים שלך ומציגה לך רק משרות שבאמת מתאימות לך.

מעל 80,000 משרות • 4,000 חדשות ביום
חינם. בלי פרסומות. בלי אותיות קטנות.

הגשת מועמדות

Physical Design Engineer

Astera Labs

הגשת מועמדות

Astera Labs Astera Labs

  • תל אביב - יפו
  • LinkedIn
LinkedIn

Physical Design Engineer

Astera Labs

הגשת מועמדות

Astera Labs Astera Labs

  • תל אביב - יפו
  • coins_icon 22,000-35,000 ₪ (הערכה מבוססת AI)
    זוהי הערכת טווח שכר מבוססת AI ולא פרסום של המעסיק
  • LinkedIn
LinkedIn


Astera Labs (NASDAQ: ALAB) provides rack-scale AI infrastructure through purpose-built connectivity solutions. By collaborating with hyperscalers and ecosystem partners, Astera Labs enables organizations to unlock the full potential of modern AI. Astera Labs’ Intelligent Connectivity Platform integrates CXL®, Ethernet, NVLink, PCIe®, and UALink™ semiconductor-based technologies with the company’s COSMOS software suite to unify diverse components into cohesive, flexible systems that deliver end-to-end scale-up, and scale-out connectivity. The company’s custom connectivity solutions business complements its standards-based portfolio, enabling customers to deploy tailored architectures to meet their unique infrastructure requirements. Discover more at www.asteralabs.com.

Astera Labs (NASDAQ: ALAB) provides rack-scale AI infrastructure through purpose-built connectivity solutions. By collaborating with hyperscalers and ecosystem partners, Astera Labs enables organizations to unlock the full potential of modern AI. Astera Labs’ Intelligent Connectivity Platform integrates CXL®, Ethernet, NVLink, PCIe®, and UALink™ semiconductor-based technologies with the company’s COSMOS software suite to unify diverse components into cohesive, flexible systems that deliver end-to-end scale-up, and scale-out connectivity. The company’s custom connectivity solutions business complements its standards-based portfolio, enabling customers to deploy tailored architectures to meet their unique infrastructure requirements. Discover more at www.asteralabs.com.

Role Overview

Astera Labs is establishing a strategic R&D center in Israel to drive the development of complex semiconductor chips that solve the critical 'data bottlenecks' enabling the future of AI at scale. As we expand our presence in Israel, we're seeking a visionary Senior Physical Design Engineer to help build our local engineering powerhouse from the ground up. This is a unique opportunity to take on meaningful product ownership in a new site, defining the backend execution and methodologies for chips that power the world's largest AI clusters.

As a Senior Physical Design Engineer, you will be a key architect of our silicon's physical reality. You won't just execute a flow—you will help establish our local execution culture and technical standards, owning the transformation of complex logic into high-performance silicon. You will drive the physical implementation journey from synthesis through signoff, ensuring our connectivity solutions meet the extreme performance, power, and area targets required for next-generation AI infrastructure. If you thrive on solving complex challenges in deep-submicron processes and want to shape the backend methodology for AI infrastructure connectivity, this is your opportunity.

Key Responsibilities

  • Physical Implementation & Execution
    • Be part of the founding Backend team in Israel, playing a critical role in establishing local execution culture and technical standards
    • Take full responsibility for physical implementation journey including Synthesis, Floorplanning, Place & Route, and Clock-Tree Synthesis (CTS)
    • Own macro-level implementation with deep hands-on experience in floorplanning and complex routing
  • Signoff & Design Integrity
    • Drive final stages of design integrity, owning Timing signoff (STA), Physical Verification (DRC/LVS), and Reliability analysis (EMIR)
    • Ensure first-pass silicon success through rigorous signoff flows and analysis
    • Apply Logic Equivalence Checking (LEC) and other verification techniques to guarantee design correctness
  • Methodology Development & Cross-Functional Collaboration
    • Participate in defining and refining Backend methodologies with autonomy to improve workflows and tool automation
    • Work closely with Architecture, Design, and DFT teams to navigate challenges of advanced process nodes and high-speed connectivity
    • Leverage scripting and automation to make engineering environment faster and more robust
Basic Qualifications

  • Bachelor's degree in Electrical Engineering or related technical field
  • 3+ years of hands-on experience in Physical Design at semiconductor companies
  • Proven expertise in the full RTL2GDS flow with deep hands-on experience in macro-level implementation, floorplanning, and complex routing
  • Experience working with advanced process technologies (7nm and below)
  • Solid experience with signoff tools and flows including STA, Logic Equivalence Checking (LEC), DRC, and EMIR analysis
  • Proficiency in TCL or Python scripting to drive EDA tool flows and automate repetitive tasks

Preferred Qualifications

  • Master's degree in Electrical Engineering or related field
  • Experience with full-chip level implementation and integration
  • Knowledge of Power and Noise analysis (SI/PI) to optimize high-performance silicon
  • Familiarity with Design-for-Test (DFT) requirements and their impact on physical layout
  • Experience with industry-standard EDA tools (Synopsys Fusion Compiler/ICC2, Cadence Innovus)
  • Background in high-speed interface designs or connectivity protocols

We know that creativity and innovation happen more often when teams include diverse ideas, backgrounds, and experiences, and we actively encourage everyone with relevant experience to apply, including people of color, LGBTQ+ and non-binary people, veterans, parents, and individuals with disabilities.

We know that creativity and innovation happen more often when teams include diverse ideas, backgrounds, and experiences, and we actively encourage everyone with relevant experience to apply, including people of color, LGBTQ+ and non-binary people, veterans, parents, and individuals with disabilities.


במקום לעבור לבד על אלפי מודעות, Jobify מנתחת את קורות החיים שלך ומציגה לך רק משרות שבאמת מתאימות לך.

מעל 80,000 משרות • 4,000 חדשות ביום
חינם. בלי פרסומות. בלי אותיות קטנות.

הגשת מועמדות

שאלות ותשובות עבור משרת Physical Design Engineer

כמהנדס/ת תכנון פיזי בכיר/ה ב-Astera Labs, תהיו אדריכל/ית מפתח/ת של המציאות הפיזית של השבבים. התפקיד כולל אחריות מלאה על תהליך היישום הפיזי, החל מסינתזה, תכנון רצפה (Floorplanning), מיקום וניתוב (Place & Route), ועד סינתזת עץ שעון (CTS). בנוסף, תהיו חלק מצוות ההקמה בישראל ותסייעו בביסוס תרבות הביצוע המקומית והסטנדרטים הטכניים עבור שבבים המניעים את אשכולות ה-AI הגדולים בעולם.

לתפקיד מהנדס/ת תכנון פיזי בכיר/ה ב-Astera Labs נדרש תואר ראשון בהנדסת חשמל או תחום טכני קרוב, ולפחות 3 שנות ניסיון מעשי בתכנון פיזי בחברות מוליכים למחצה. נדרשת מומחיות מוכחת בזרימת RTL2GDS המלאה, עם ניסיון עמוק ביישום ברמת מאקרו, תכנון רצפה וניתוב מורכב. כמו כן, נדרש ניסיון בעבודה עם טכנולוגיות תהליך מתקדמות (7nm ומטה) וכלים וזרימות של Signoff, כולל STA, LEC, DRC וניתוח EMIR.

מהנדס/ת תכנון פיזי בכיר/ה ב-Astera Labs משתתף/ת באופן פעיל בהגדרה ושיפור מתודולוגיות ה-Backend, עם אוטונומיה לשיפור זרימות עבודה ואוטומציה של כלים. התפקיד כולל עבודה צמודה עם צוותי ארכיטקטורה, תכנון ו-DFT כדי להתמודד עם אתגרי צמתי תהליך מתקדמים וקישוריות במהירות גבוהה. בנוסף, המהנדס/ת ממנף/ת סקריפטים ואוטומציה כדי להפוך את סביבת ההנדסה למהירה ויציבה יותר, ובכך תורם/ת באופן משמעותי לאינטגרציה של פתרונות קישוריות AI.

משרות נוספות מומלצות עבורך
  • רשימת משאלות

    Senior Physical Design Engineer

    • map_icon תל אביב - יפו
    Nvidia

    Nvidia

  • רשימת משאלות

    Physical Design Engineer

    • map_icon תל אביב - יפו
    Ethosia

    Ethosia

  • רשימת משאלות

    Senior Physical Design Engineer

    • map_icon רעננה
    NVIDIA

    NVIDIA

  • רשימת משאלות

    Senior Physical Design Engineer

    • map_icon תל אביב - יפו
    NVIDIA

    NVIDIA

  • רשימת משאלות

    Senior Physical Design Verification Layout Engineer

    • map_icon רעננה
    NVIDIA

    NVIDIA

  • רשימת משאלות

    Senior Physical Design Verification Layout Engineer

    • map_icon באר שבע
    NVIDIA

    NVIDIA

ניתן לצפות במשרות שסימנת בכל שלב תחת התפריט הראשי בקטגוריית 'משרות שאהבתי'

המקום קרן עזריאלי טקסט בעברית עם סמל אינסוף
  • מי אנחנו
  • מעסיקים מובילים
  • צרו קשר
  • תנאי שימוש
  • מדיניות פרטיות
  • הצהרת נגישות

2026 Ⓒ ג'וביפיי - כל הזכויות שמורות

קרן עזריאלי טקסט בעברית עם סמל אינסוף social_security the_israeli_employment_service israel_innovation_authority work_office המקום
המערכת בונה את הפרופיל התעסוקתי שלך

עוד רגע...

המערכת זיהתה ששינית את הנתונים באזור האישי ומעדכנת את ההמלצות על תפקידים ומשרות בהתאם.

מצטערים, לא הצלחנו לנתח בהצלחה את הנתונים שהזנת.
אתם מוזמנים לנסות להזין שוב או להעלות קובץ קורות חיים במידה ויש לכם.
בהצלחה

הגעת להגבלה היומית של שלושה עדכונים בפרופיל האישי ביום

loader

הבקשה שלך נשלחה בהצלחה!

יש באפשרותך לשלוח בקשה לקבלת ייעוץ אישי ללא עלות מיועצת קריירה.

באפשרותך לשלוח בקשה לקבלת ייעוץ אישי ללא עלות

  • בעיה טכנית

  • סיוע בכתיבת קורות חיים או בהכנה לראיון עבודה

  • התאמה של משרות

  • אחר:

פנייתך נשלחה בהצלחה. נציג מטעם ארגון נכי צהל ייצור איתך קשר בהקדם