jobify_logo ×
  • מִשׁתַמֵשׁ
  • התחברות/הרשמה
  • עמוד הבית
  • מי אנחנו
  • מעסיקים מובילים
  • צרו קשר
  • תנאי שימוש
  • מדיניות פרטיות
  • הצהרת נגישות
קרן עזריאלי טקסט בעברית עם סמל אינסוף social_security the_israeli_employment_service work_office המקום
jobify_logo
  • מי אנחנו
  • מעסיקים מובילים
  • צרו קשר
דילוג לתוכן

עדיין מחפשים עבודה במנועי חיפוש? הגיע הזמן להשתדרג!

במקום לעבור לבד על אלפי מודעות, Jobify מנתחת את קורות החיים שלך ומציגה לך רק משרות שבאמת מתאימות לך.

מעל 80,000 משרות • 4,000 חדשות ביום
חינם. בלי פרסומות. בלי אותיות קטנות.

הגשת מועמדות

Design Engineer

Astera Labs

הגשת מועמדות

Astera Labs Astera Labs

  • תל אביב - יפו
  • LinkedIn
LinkedIn

Design Engineer

Astera Labs

הגשת מועמדות

Astera Labs Astera Labs

  • תל אביב - יפו
  • coins_icon 20,000-35,000 ₪ (הערכה מבוססת AI)
    זוהי הערכת טווח שכר מבוססת AI ולא פרסום של המעסיק
  • LinkedIn
LinkedIn


Astera Labs (NASDAQ: ALAB) provides rack-scale AI infrastructure through purpose-built connectivity solutions. By collaborating with hyperscalers and ecosystem partners, Astera Labs enables organizations to unlock the full potential of modern AI. Astera Labs’ Intelligent Connectivity Platform integrates CXL®, Ethernet, NVLink, PCIe®, and UALink™ semiconductor-based technologies with the company’s COSMOS software suite to unify diverse components into cohesive, flexible systems that deliver end-to-end scale-up, and scale-out connectivity. The company’s custom connectivity solutions business complements its standards-based portfolio, enabling customers to deploy tailored architectures to meet their unique infrastructure requirements. Discover more at www.asteralabs.com.

Astera Labs (NASDAQ: ALAB) provides rack-scale AI infrastructure through purpose-built connectivity solutions. By collaborating with hyperscalers and ecosystem partners, Astera Labs enables organizations to unlock the full potential of modern AI. Astera Labs’ Intelligent Connectivity Platform integrates CXL®, Ethernet, NVLink, PCIe®, and UALink™ semiconductor-based technologies with the company’s COSMOS software suite to unify diverse components into cohesive, flexible systems that deliver end-to-end scale-up, and scale-out connectivity. The company’s custom connectivity solutions business complements its standards-based portfolio, enabling customers to deploy tailored architectures to meet their unique infrastructure requirements. Discover more at www.asteralabs.com.

Role Overview

Astera Labs is establishing a strategic R&D center in Israel to drive the development of complex semiconductor chips that solve the critical 'data bottlenecks' enabling the future of AI at scale. As we expand our presence in Israel, we're seeking a talented Senior VLSI Design Engineer to help build our local engineering powerhouse from the ground up. This is an exciting opportunity to take on meaningful product ownership in a new site, designing the digital blocks that sit at the heart of our most ambitious connectivity projects.

As a Senior VLSI Design Engineer, you won't just build chips—you will be part of a team defining the next generation of AI infrastructure main components. The complex digital blocks under your micro-architecture and implementation responsibilities will power the world's largest AI clusters. You will own the journey from high-level definition through RTL implementation and backend support, transforming complex logic challenges into elegant, high-performance hardware. If you thrive on solving challenging problems in deep-submicron processes and want to contribute to the digital design foundation for AI infrastructure connectivity, this is your opportunity.

Key Responsibilities

  • Design Ownership & Implementation
    • Own the journey from high-level definition through micro-architecture, coding, and debug to backend implementation support
    • Tackle complex logic challenges and transform them into elegant, high-performance hardware solutions
    • Serve as the point of contact for your logic blocks, interacting with Architecture, Verification, and Backend teams
  • Quality Assurance & Design Optimization
    • Utilize industry-leading EDA tools (Lint, CDC, Synthesis, Timing, Power) and in-house quality assurance tools to ensure designs are robust, scalable, and power-efficient
    • Apply design techniques to meet PPA (Power, Performance, Area) targets
    • Contribute to design quality through verification and validation activities
  • Methodology Innovation & Collaboration
    • Participate in design methodology improvements and tool automation initiatives
    • Leverage AI assistance tools and contribute to in-house automation development to make engineering workflows faster and smarter
    • Collaborate effectively across teams to ensure seamless integration
Basic Qualifications

  • Bachelor's degree in Electrical Engineering or related technical field
  • 3+ years of experience in logic design at semiconductor companies
  • Knowledge and experience in Verilog and/or SystemVerilog
  • Excellent communication skills with ability to work effectively across teams
  • Understanding of digital design principles and RTL coding best practices

Preferred Qualifications

  • Master's degree in Electrical Engineering or related field
  • Knowledge of DDR and PCIe protocols and implementation
  • Understanding of power management techniques for low-power design
  • Familiarity with Clock Domain Crossing, simulation, debugging, synthesis, and timing analysis
  • Proficiency in scripting languages such as Python or Perl
  • Experience with high-speed serial interface designs or connectivity protocols

We know that creativity and innovation happen more often when teams include diverse ideas, backgrounds, and experiences, and we actively encourage everyone with relevant experience to apply, including people of color, LGBTQ+ and non-binary people, veterans, parents, and individuals with disabilities.

We know that creativity and innovation happen more often when teams include diverse ideas, backgrounds, and experiences, and we actively encourage everyone with relevant experience to apply, including people of color, LGBTQ+ and non-binary people, veterans, parents, and individuals with disabilities.


במקום לעבור לבד על אלפי מודעות, Jobify מנתחת את קורות החיים שלך ומציגה לך רק משרות שבאמת מתאימות לך.

מעל 80,000 משרות • 4,000 חדשות ביום
חינם. בלי פרסומות. בלי אותיות קטנות.

הגשת מועמדות

שאלות ותשובות עבור משרת Design Engineer

מהנדס/ת תכנון ב-Astera Labs יהיה/תהיה אחראי/ת על תכנון ומימוש בלוקים דיגיטליים מורכבים, החל מהגדרה ברמה גבוהה, דרך מיקרו-ארכיטקטורה וקידוד RTL, ועד תמיכה במימוש ה-backend. התפקיד כולל פתרון אתגרי לוגיקה מורכבים והפיכתם לחומרת ביצועים גבוהים, תוך תרומה משמעותית לתשתית ה-AI של הדור הבא.

מהנדס/ת תכנון ב-Astera Labs יידרש/תצטרך להשתמש בכלי EDA מובילים בתעשייה כמו Lint, CDC, Synthesis, Timing ו-Power, וכן בכלי אבטחת איכות פנימיים. המטרה היא להבטיח שהתכנונים יהיו חזקים, ניתנים להרחבה ויעילים בצריכת חשמל, תוך עמידה ביעדי PPA (Power, Performance, Area) ותרומה לשיפור מתודולוגיות תכנון ואוטומציה.

תפקיד מהנדס/ת תכנון ב-Astera Labs חיוני לפיתוח תשתית AI בקנה מידה גדול על ידי תכנון בלוקים דיגיטליים מורכבים המהווים את ליבת פתרונות הקישוריות של החברה. בלוקים אלו יניעו את אשכולות ה-AI הגדולים בעולם ויסייעו בפתרון 'צווארי בקבוק' בנתונים, ובכך יאפשרו את עתיד ה-AI בקנה מידה רחב.

משרות נוספות מומלצות עבורך
  • רשימת משאלות

    VLSI design engineer

    • map_icon קיסריה
    חברה בתחום מש"א / הדרכה / השמה / בתי תוכנ

    חברה בתחום מש"א / הדרכה / השמה / בתי תוכנ

  • רשימת משאלות

    CPU Frontend Design Engineer, Hardware, Google Cloud

    • map_icon חיפה
    Google

    Google

  • רשימת משאלות

    Application Specific Integrated Circuit Engineer

    • map_icon תל אביב - יפו
    Nisha Group - קבוצת נישה

    Nisha Group - קבוצת נישה

  • רשימת משאלות

    Senior VLSI Design Engineer

    • map_icon הרצליה
    JOB PLACE

    JOB PLACE

  • רשימת משאלות

    VLSI Design Engineer

    • map_icon תל אביב - יפו
    HighTech Company

    HighTech Company

  • רשימת משאלות

    VLSI Design Engineer

    • map_icon נתניה
    Speedata.io

    Speedata.io

ניתן לצפות במשרות שסימנת בכל שלב תחת התפריט הראשי בקטגוריית 'משרות שאהבתי'

המקום קרן עזריאלי טקסט בעברית עם סמל אינסוף
  • מי אנחנו
  • מעסיקים מובילים
  • צרו קשר
  • תנאי שימוש
  • מדיניות פרטיות
  • הצהרת נגישות

2026 Ⓒ ג'וביפיי - כל הזכויות שמורות

קרן עזריאלי טקסט בעברית עם סמל אינסוף social_security the_israeli_employment_service israel_innovation_authority work_office המקום
המערכת בונה את הפרופיל התעסוקתי שלך

עוד רגע...

המערכת זיהתה ששינית את הנתונים באזור האישי ומעדכנת את ההמלצות על תפקידים ומשרות בהתאם.

מצטערים, לא הצלחנו לנתח בהצלחה את הנתונים שהזנת.
אתם מוזמנים לנסות להזין שוב או להעלות קובץ קורות חיים במידה ויש לכם.
בהצלחה

הגעת להגבלה היומית של שלושה עדכונים בפרופיל האישי ביום

loader

הבקשה שלך נשלחה בהצלחה!

יש באפשרותך לשלוח בקשה לקבלת ייעוץ אישי ללא עלות מיועצת קריירה.

באפשרותך לשלוח בקשה לקבלת ייעוץ אישי ללא עלות

  • בעיה טכנית

  • סיוע בכתיבת קורות חיים או בהכנה לראיון עבודה

  • התאמה של משרות

  • אחר:

פנייתך נשלחה בהצלחה. נציג מטעם ארגון נכי צהל ייצור איתך קשר בהקדם