עדיין מחפשים עבודה במנועי חיפוש? הגיע הזמן להשתדרג!
במקום לחפש לבד בין מאות מודעות – תנו ל-Jobify לנתח את קורות החיים שלכם ולהציג לכם רק הזדמנויות שבאמת שוות את הזמן שלכם מתוך מאגר המשרות הגדול בישראל.
השימוש חינם, ללא עלות וללא הגבלה.
Note: By applying to this position you will have an opportunity to share your preferred working location from the following: Tel Aviv, Israel; Haifa, Israel.Minimum qualifications:
- Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
- 8 years of experience with digital reasoning design principles, Register-Transfer Level (RTL) design concepts, and languages such as Verilog or System Verilog.
- Experience with reasoning synthesis techniques to optimize Register-Transfer Level (RTL) code, performance and power and design techniques.
- Experience in reasoning design and debug with Design Verification (DV).
- Experience with a scripting language like Python or Perl.
- Experience with design sign-off and quality tools (e.g., Lint, clock domain crossing (CDC), etc.).
- Knowledge of System on a chip (SOC) architecture and assertion-based formal verification.
- Knowledge of design techniques.
- Knowledge in one of these areas: Peripheral Component Interconnect Express (PCIe), Universal Chiplet Interconnect Express (UCIe), Double Data Rate SDRAM (DDR), Advanced Extensible Interface (AXI), ARM processors.
We're the driving channel behind Google's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for Google Cloud, Google Global Networking, Data Center operations, systems research, and much more.
Responsibilities
- Define the SoC/block level design document such as interface protocol, block diagram, transaction flow, pipeline, etc.
- Perform Register-Transfer Level (RTL) development (e.g., coding and debug in Verilog, System Verilog), function/performance simulation debug and Lint/Cyber Defense Center/Formal Verification/Unified Power Format checks.
- Participate in synthesis, timing/power closure, and Application-Specific Integrated Circuit (ASIC) silicon bring-up.
- Participate in test plan and coverage analysis of the block and SOC-level verification.
- Communicate and work with multi-disciplined and multi-site teams.
במקום לחפש לבד בין מאות מודעות – תנו ל-Jobify לנתח את קורות החיים שלכם ולהציג לכם רק הזדמנויות שבאמת שוות את הזמן שלכם מתוך מאגר המשרות הגדול בישראל.
השימוש חינם, ללא עלות וללא הגבלה.
שאלות ותשובות עבור משרת Senior SOC and IP Design Engineer, Google Cloud
כמהנדס/ת תכנון SOC ו-IP בכיר/ה ב-Google Cloud, תהיו אחראים/יות להגדרת מסמכי תכנון ברמת ה-SoC/בלוק, כולל פרוטוקולי ממשק, דיאגרמות בלוקים וזרימת טרנזקציות. התפקיד כולל גם פיתוח RTL (Register-Transfer Level) ב-Verilog או System Verilog, ביצוע דיבוג סימולציות פונקציונליות וביצוע בדיקות איכות כמו Lint ו-CDC. בנוסף, תשתתפו בתהליכי סינתזה, סגירת תזמונים וכוח, וכן בהעלאת סיליקון ASIC, ותהיו מעורבים/ות בניתוח תוכניות בדיקה וכיסוי עבור אימות ברמת הבלוק וה-SOC.
משרות נוספות מומלצות עבורך
-
Senior SOC and IP Design Engineer, Google Cloud
-
תל אביב - יפו
Google
-
-
Senior SOC and IP Design Engineer, Google Cloud
-
חיפה
Google
-
-
Senior SoC and IP Design Engineer, Google Cloud
-
חיפה
Google
-
-
Senior SOC and IP Design Engineer, Google Cloud
-
תל אביב - יפו
Google
-
-
Senior SOC and IP Design Engineer, Google Cloud
-
חיפה
Google
-