jobify_logo ×
  • מִשׁתַמֵשׁ
  • התחברות/הרשמה
  • עמוד הבית
  • מי אנחנו
  • מעסיקים מובילים
  • צרו קשר
  • תנאי שימוש
  • מדיניות פרטיות
  • הצהרת נגישות
קרן עזריאלי טקסט בעברית עם סמל אינסוף social_security the_israeli_employment_service work_office המקום
jobify_logo
  • מי אנחנו
  • מעסיקים מובילים
  • צרו קשר
דילוג לתוכן

עדיין מחפשים עבודה במנועי חיפוש? הגיע הזמן להשתדרג!

במקום לחפש לבד בין מאות מודעות – תנו ל-Jobify לנתח את קורות החיים שלכם ולהציג לכם רק הזדמנויות שבאמת שוות את הזמן שלכם מתוך מאגר המשרות הגדול בישראל.
השימוש חינם, ללא עלות וללא הגבלה.

הגישו קו”ח דרך Jobify

Senior SoC and IP Design Engineer, Google Cloud

Google

הגישו קו”ח דרך Jobify

Google Google

  • חיפה
  • LinkedIn
LinkedIn

Senior SoC and IP Design Engineer, Google Cloud

Google

הגישו קו”ח דרך Jobify

Google Google

  • חיפה
  • LinkedIn
LinkedIn


Note: By applying to this position you will have an opportunity to share your preferred working location from the following: Tel Aviv, Israel; Haifa, Israel.Minimum qualifications:

  • Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
  • 8 years of experience with digital logic design principles, RTL design concepts, and languages such as Verilog or SystemVerilog.
  • Experience with logic synthesis techniques to optimize RTL code, performance and power including low-power design techniques.
  • Experience with design sign off and quality tools (e.g., Lint, CDC, etc.).
  • Experience with SOC architecture.
  • Experience in logic design.

Preferred qualifications:

  • Master's degree or PhD in Computer Science or a related technical field.
  • Knowledge in one of these areas: Peripheral Component Interconnect Express (PCIe), Universal Chiplet Interconnect Express (UCIe), Double Data Rate (DDR), Advanced Extensible Interface (AXI), or Advanced RISC Machines (ARM) processors family.
  • Knowledge of high performance and low power design techniques.
  • Knowledge of assertion-based formal verification.
  • Excellent problem-solving and debugging skills.

About The Job

Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of Google's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.

In this role, you will use your Application-Specific Integrated Circuit (ASIC) design experience to be part of a team that develops the ASIC SoC from Plan of Record (POR) to Production. You will be creating SoC Level micro architecture definitions, RTL coding and will do all RTL quality checks. You will also have the opportunity to contribute to design flow and methodologies. You will collaborate with members of architecture, software, verification, power, timing, synthesis dft etc. You will face technical tests and develop/define design options for performance, power and area.

The AI and Infrastructure team is redefining what’s possible. We empower Google customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers include Googlers, Google Cloud customers, and billions of Google users worldwide.

We're the driving force behind Google's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for Google Cloud, Google Global Networking, Data Center operations, systems research, and much more.

Responsibilities

  • Define the SoC/block level design document such as interface protocol, block diagram, transaction flow, pipeline, etc.
  • Perform Register-Transfer Level (RTL) development (e.g., coding and debug in Verilog, System Verilog), function/performance simulation debug and Lint/Cyber Defense Center/Formal Verification/Unified Power Format checks.
  • Participate in synthesis, timing/power closure, and Application-Specific Integrated Circuit (ASIC) silicon bring-up.
  • Participate in test plan and coverage analysis of the block and SOC-level verification.
  • Participate in architecture feedback.

Google is proud to be an equal opportunity workplace and is an affirmative action employer. We are committed to equal employment opportunity regardless of race, color, ancestry, religion, sex, national origin, sexual orientation, age, citizenship, marital status, disability, gender identity or Veteran status. We also consider qualified applicants regardless of criminal histories, consistent with legal requirements. See also Google's EEO Policy and EEO is the Law. If you have a disability or special need that requires accommodation, please let us know by completing our Accommodations for Applicants form .


במקום לחפש לבד בין מאות מודעות – תנו ל-Jobify לנתח את קורות החיים שלכם ולהציג לכם רק הזדמנויות שבאמת שוות את הזמן שלכם מתוך מאגר המשרות הגדול בישראל.
השימוש חינם, ללא עלות וללא הגבלה.

הגישו קו”ח דרך Jobify

שאלות ותשובות עבור משרת Senior SoC and IP Design Engineer, Google Cloud

בתפקיד זה, תהיו אחראים/יות להגדרת מסמכי תכנון ברמת ה-SoC/בלוק, כולל פרוטוקולי ממשק, דיאגרמות בלוקים וזרימת טרנזקציות. כמו כן, תבצעו פיתוח RTL (קידוד ודיבוג ב-Verilog, System Verilog), דיבוג סימולציות פונקציונליות/ביצועים ובדיקות איכות RTL. בנוסף, תיקחו חלק בסנתזה, סגירת תזמונים/הספק, ו-ASIC silicon bring-up, ותשתתפו בתכנון בדיקות וניתוח כיסוי לאימות ברמת הבלוק וה-SoC.

לתפקיד זה ב-Google נדרש תואר ראשון בהנדסת חשמל, הנדסת מחשבים, מדעי המחשב או תחום קשור, או ניסיון מעשי מקביל. כמו כן, נדרשות 8 שנות ניסיון בעקרונות תכנון לוגי דיגיטלי, מושגי תכנון RTL ושפות כמו Verilog או SystemVerilog. נדרש גם ניסיון בטכניקות סנתזה לוגית לאופטימיזציה של קוד RTL, ביצועים והספק, כולל טכניקות תכנון בהספק נמוך, וניסיון עם כלי אישור ואיכות תכנון (כגון Lint, CDC).

כמהנדס/ת תכנון בכיר/ה של SoC ו-IP ב-Google Cloud, תהיו חלק מצוות המפתח פתרונות סיליקון מותאמים אישית המניעים את עתיד מוצרי ה-direct-to-consumer של Google. המומחיות שלכם/ן תעצב את הדור הבא של חוויות חומרה, ותספק ביצועים, יעילות ואינטגרציה ללא תחרות, ובכך תתרמו לחדשנות שמאחורי מוצרים אהובים על מיליוני אנשים ברחבי העולם.

משרות נוספות מומלצות עבורך
  • רשימת משאלות

    Senior SOC and IP Design Engineer, Google Cloud

    • map_icon תל אביב - יפו
    Google

    Google

  • רשימת משאלות

    Senior SOC and IP Design Engineer, Google Cloud

    • map_icon חיפה
    Google

    Google

  • רשימת משאלות

    Senior SOC and IP Design Engineer, Google Cloud

    • map_icon חיפה
    Google

    Google

  • רשימת משאלות

    Senior SOC and IP Design Engineer, Google Cloud

    • map_icon תל אביב - יפו
    Google

    Google

  • רשימת משאלות

    Senior SOC and IP Design Engineer, Google Cloud

    • map_icon חיפה
    Google

    Google

ניתן לצפות במשרות שסימנת בכל שלב תחת התפריט הראשי בקטגוריית 'משרות שאהבתי'

המקום קרן עזריאלי טקסט בעברית עם סמל אינסוף
  • מי אנחנו
  • מעסיקים מובילים
  • צרו קשר
  • תנאי שימוש
  • מדיניות פרטיות
  • הצהרת נגישות

2026 Ⓒ ג'וביפיי - כל הזכויות שמורות

קרן עזריאלי טקסט בעברית עם סמל אינסוף social_security the_israeli_employment_service israel_innovation_authority work_office המקום
המערכת בונה את הפרופיל התעסוקתי שלך

עוד רגע...

המערכת זיהתה ששינית את הנתונים באזור האישי ומעדכנת את ההמלצות על תפקידים ומשרות בהתאם.

מצטערים, לא הצלחנו לנתח בהצלחה את הנתונים שהזנת.
אתם מוזמנים לנסות להזין שוב או להעלות קובץ קורות חיים במידה ויש לכם.
בהצלחה

הגעת להגבלה היומית של שלושה עדכונים בפרופיל האישי ביום

loader

הבקשה שלך נשלחה בהצלחה!

יש באפשרותך לשלוח בקשה לקבלת ייעוץ אישי ללא עלות מיועצת קריירה.

באפשרותך לשלוח בקשה לקבלת ייעוץ אישי ללא עלות

  • בעיה טכנית

  • סיוע בכתיבת קורות חיים או בהכנה לראיון עבודה

  • התאמה של משרות

  • אחר:

פנייתך נשלחה בהצלחה. נציג מטעם ארגון נכי צהל ייצור איתך קשר בהקדם