עדיין מחפשים עבודה במנועי חיפוש? הגיע הזמן להשתדרג!
במקום לחפש לבד בין מאות מודעות – תנו ל-Jobify לנתח את קורות החיים שלכם ולהציג לכם רק הזדמנויות שבאמת שוות את הזמן שלכם מתוך מאגר המשרות הגדול בישראל.
השימוש חינם, ללא עלות וללא הגבלה.
Note: By applying to this position you will have an opportunity to share your preferred working location from the following: Tel Aviv, Israel; Haifa, Israel.Minimum qualifications:
- Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, a related field, or equivalent practical experience.
- 4 years of experience with physical design flows and methodologies (e.g., RTL2GDS).
- Experience with semiconductor process technologies (e.g., deep submicron, advanced nodes like 5nm and below), and device physics (e.g., MOSFET/FINFET).
- Experience with Design For Testability (DFT) and low-power design methodologies.
- Experience with UPF (Unified Power Format) and its application in physical design.
- Master's degree or PhD in Electrical Engineering, Computer Engineering or Computer Science, with an emphasis on computer architecture, or a related field.
- Experience with scripting languages such as Perl, Python, or Tcl.
- Excellent analysis skills, with the ability to understand, debug, and resolve issues in the design flow.
The AI and Infrastructure team is redefining what’s possible. We empower Google customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers include Googlers, Google Cloud customers, and billions of Google users worldwide.
We're the driving force behind Google's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for Google Cloud, Google Global Networking, Data Center operations, systems research, and much more.
Responsibilities
- Develop and optimize the overall layout of the chip, including partitioning, macro and IP placement, and pin placement.
- Design and implement efficient power delivery networks power grids to ensure stable power to all parts of the chip.
- Develop and validate high-performance, low-power clock networks (e.g., Clock Tree Synthesis (CTS)) to ensure proper synchronization across the entire chip.
- Develop, enhance, and maintain custom scripts (e.g., Tcl, Perl, Python) for automation and improved efficiency.
- Conduct extensive Design Rule Checks (DRC) to ensure the layout adheres to manufacturing rules, performing Layout Versus Schematic (LVS) checks to verify that the physical layout matches the logical design.
במקום לחפש לבד בין מאות מודעות – תנו ל-Jobify לנתח את קורות החיים שלכם ולהציג לכם רק הזדמנויות שבאמת שוות את הזמן שלכם מתוך מאגר המשרות הגדול בישראל.
השימוש חינם, ללא עלות וללא הגבלה.
שאלות ותשובות עבור משרת Full Chip Layout Physical Design Engineer
כמהנדס/ת תכנון פיזי של שבבים מלאים בגוגל, תהיו אחראים/יות לפיתוח ואופטימיזציה של פריסת השבב הכוללת, כולל חלוקה, מיקום מאקרו ו-IP, ומיקום פינים. בנוסף, תתכננו ותטמיעו רשתות אספקת חשמל יעילות, תפתחו ותאמתו רשתות שעון בעלות ביצועים גבוהים וצריכת חשמל נמוכה, ותפתחו ותתחזקו סקריפטים מותאמים אישית לאוטומציה ושיפור יעילות. תבצעו גם בדיקות DRC ו-LVS נרחבות כדי לוודא שהפריסה הפיזית תואמת את התכנון הלוגי ועומדת בכללי הייצור.
משרות נוספות מומלצות עבורך
-
Full Chip Layout Physical Design Engineer
-
חיפה
Google
-
-
Senior Silicon Physical Design Engineer
-
חיפה
גוגל ישראל
-
-
Full Chip Layout Physical Design Engineer
-
תל אביב - יפו
גוגל ישראל
-
-
Physical Design Engineer
-
חיפה
Annapurna Labs Ltd.
-
-
Staff Engineer, Physical Design
-
פתח תקווה
Marvell Technology
-
-
Physical Design Backend Engineer
-
תל אביב - יפו
NVIDIA
-