jobify_logo ×
  • מִשׁתַמֵשׁ
  • התחברות/הרשמה
  • עמוד הבית
  • מי אנחנו
  • מעסיקים מובילים
  • צרו קשר
  • תנאי שימוש
  • מדיניות פרטיות
  • הצהרת נגישות
קרן עזריאלי טקסט בעברית עם סמל אינסוף social_security the_israeli_employment_service work_office המקום
jobify_logo
  • מי אנחנו
  • מעסיקים מובילים
  • צרו קשר
דילוג לתוכן

עדיין מחפשים עבודה במנועי חיפוש? הגיע הזמן להשתדרג!

במקום לחפש לבד בין מאות מודעות – תנו ל-Jobify לנתח את קורות החיים שלכם ולהציג לכם רק הזדמנויות שבאמת שוות את הזמן שלכם מתוך מאגר המשרות הגדול בישראל.
השימוש חינם, ללא עלות וללא הגבלה.

הגישו קו”ח דרך Jobify

Senior Verification Engineer

TriEye

הגישו קו”ח דרך Jobify

TriEye TriEye

  • תל אביב - יפו
  • LinkedIn
LinkedIn

Senior Verification Engineer

TriEye

הגישו קו”ח דרך Jobify

TriEye TriEye

  • תל אביב - יפו
  • LinkedIn
LinkedIn


We are developing a next-generation compute-acceleration chip designed to power the future of LLM inference, the most compute-hungry and fastest-growing workload in AI.

As the world pours trillions of dollars into scaling data-center AI, a massive bottleneck is emerging: delivering far more inference throughput at dramatically lower power. LLM inference now dominates the operational cost of AI, and accelerating it has become one of the most critical challenges in the entire industry.

Our mission is to build a breakthrough architecture that leapfrogs today’s solutions from NVIDIA, AMD, Google TPU, AWS Trainium/Inferentia, Intel Gaudi, Cerebras, and others — enabling unprecedented efficiency, throughput, and scalability.

We operate in true startup mode: fast-paced, ambitious, and deeply technical. The project is complex and schedule-challenging across architecture, RTL, verification, and system design — and we are looking for a Senior Verification Engineer who wants to work hard, move fast, and help build something truly new.

The Senior Verification Engineer will join a high-end team responsible for verifying a high-performance controller ASIC at the core of this new computational paradigm.

Your Day to Day:

  • Define, architect, and develop advanced verification environments and flows using SystemVerilog UVM
  • Build block-level, subsystem-level, and full-chip verification environments with reusable methodology
  • Develop coverage-driven verification strategies and automation infrastructure
  • Work closely with design, architecture, algorithms, and software teams to define functionality and corner cases
  • Drive testplan creation, functional coverage definition, and closure across multiple complex blocks
  • Debug intricate logic interactions, multi-clock structures, and high-speed data paths
  • Contribute to verification methodology, tooling, infrastructure, and continuous improvement
  • Participate in a fast-moving, startup-style environment where deep technical ownership and rapid iteration are essential

Requirements:

Required

  • At least 5 years of experience in functional verification
  • At least 3 years of hands-on experience with UVM / SystemVerilog
  • BSc/MSc in Electrical Engineering, Computer Engineering, or Computer Science
  • Proven track record in planning, executing, tracking, and closing complex verification tasks
  • Strong understanding of coverage-driven verification methodologies
  • Excellent problem-solving and debugging skills
  • Experience working in Linux environments
  • Strong communication skills and comfort working cross-functionally
  • Self-motivated, detail-oriented, and capable of deep ownership
  • Fluent in English, both verbal and written

Advantages

  • Experience verifying high-speed ASICs, multi-clock systems, and complex synchronization schemes
  • Familiarity with high-speed interfaces such as PCIe, Aurora, Ethernet PHYs, or custom SERDES links
  • Experience in full-chip or SoC-level verification
  • Knowledge of scripting languages (Python, Perl, Tcl)

Why should you be a TriEyoneer?:

  • Work on breakthrough AI acceleration technology that has the potential to reshape data-center compute
  • Join a fast-growing deep-tech environment backed by industry leaders
  • Be part of a highly talented, multidisciplinary team solving cutting-edge engineering problems
  • Modern offices in Tel Aviv with an excellent work environment
  • Competitive benefits package: Free gym membership, parking, holidays and birthday gifts, Cibus, generous vacation allowance, happy hours, team events, etc

General statement:

TriEye is an equal opportunity employer. Qualified applicants will receive consideration for employment without regard to race, color, religion, sex, sexual orientation, gender identity, national origin, disability, or protected veteran status.


במקום לחפש לבד בין מאות מודעות – תנו ל-Jobify לנתח את קורות החיים שלכם ולהציג לכם רק הזדמנויות שבאמת שוות את הזמן שלכם מתוך מאגר המשרות הגדול בישראל.
השימוש חינם, ללא עלות וללא הגבלה.

הגישו קו”ח דרך Jobify

שאלות ותשובות עבור משרת Senior Verification Engineer

מהנדס אימות בכיר ב-TriEye מצטרף לצוות מוביל האחראי על אימות בקר ASIC בעל ביצועים גבוהים, המהווה את ליבת הפרדיגמה החישובית החדשה של החברה. התפקיד כולל הגדרה ופיתוח סביבות אימות מתקדמות באמצעות SystemVerilog UVM, בניית סביבות אימות ברמת בלוק, תת-מערכת ושבב מלא, ופיתוח אסטרטגיות אימות מונעות כיסוי.

לתפקיד Senior Verification Engineer נדרשות לפחות 5 שנות ניסיון באימות פונקציונלי, מתוכן לפחות 3 שנים עם UVM / SystemVerilog. כמו כן, נדרש תואר ראשון/שני בהנדסת חשמל, הנדסת מחשבים או מדעי המחשב, הבנה חזקה במתודולוגיות אימות מונעות כיסוי, ויכולות פתרון בעיות ודיבוג מצוינות. ניסיון באימות ASICs מהירים או מערכות מרובות שעונים מהווה יתרון.

מהנדס האימות הבכיר תורם באופן משמעותי על ידי הגדרת תוכניות בדיקה, הגדרת כיסוי פונקציונלי וסגירתו על פני בלוקים מורכבים מרובים. הוא גם אחראי על דיבוג אינטראקציות לוגיות מורכבות, מבני שעון מרובים ונתיבי נתונים מהירים, ובכך מבטיח את האמינות והביצועים של ארכיטקטורת השבב החדשנית המיועדת להאצת LLM.

משרות נוספות מומלצות עבורך
  • רשימת משאלות

    Senior Emulation Engineer

    • map_icon חיפה
    Annapurna Labs Ltd.

    Annapurna Labs Ltd.

  • רשימת משאלות

    Senior Emulation Engineer

    • map_icon חיפה
    Annapurna Labs Ltd.

    Annapurna Labs Ltd.

  • רשימת משאלות

    Senior Verification Engineer

    • map_icon תל אביב - יפו
    TriEye

    TriEye

  • רשימת משאלות

    Senior FC Verification Engineer

    • map_icon תל אביב - יפו
    NVIDIA

    NVIDIA

  • רשימת משאלות

    Senior Verification Engineer

    • map_icon יקנעם עילית
    Marvell Technology

    Marvell Technology

  • רשימת משאלות

    Senior Verification Engineer

    • map_icon פתח תקווה
    Marvell Technology

    Marvell Technology

ניתן לצפות במשרות שסימנת בכל שלב תחת התפריט הראשי בקטגוריית 'משרות שאהבתי'

המקום קרן עזריאלי טקסט בעברית עם סמל אינסוף
  • מי אנחנו
  • מעסיקים מובילים
  • צרו קשר
  • תנאי שימוש
  • מדיניות פרטיות
  • הצהרת נגישות

2025 Ⓒ ג'וביפיי - כל הזכויות שמורות

קרן עזריאלי טקסט בעברית עם סמל אינסוף social_security the_israeli_employment_service israel_innovation_authority work_office המקום
המערכת בונה את הפרופיל התעסוקתי שלך

עוד רגע...

המערכת זיהתה ששינית את הנתונים באזור האישי ומעדכנת את ההמלצות על תפקידים ומשרות בהתאם.

מצטערים, לא הצלחנו לנתח בהצלחה את הנתונים שהזנת.
אתם מוזמנים לנסות להזין שוב או להעלות קובץ קורות חיים במידה ויש לכם.
בהצלחה

הגעת להגבלה היומית של שלושה עדכונים בפרופיל האישי ביום

loader

הבקשה שלך נשלחה בהצלחה!

יש באפשרותך לשלוח בקשה לקבלת ייעוץ אישי ללא עלות מיועצת קריירה.

באפשרותך לשלוח בקשה לקבלת ייעוץ אישי ללא עלות

  • בעיה טכנית

  • סיוע בכתיבת קורות חיים או בהכנה לראיון עבודה

  • התאמה של משרות

  • אחר:

פנייתך נשלחה בהצלחה. נציג מטעם ארגון נכי צהל ייצור איתך קשר בהקדם