עדיין מחפשים עבודה במנועי חיפוש? הגיע הזמן להשתדרג!
במקום לחפש לבד בין מאות מודעות – תנו ל-Jobify לנתח את קורות החיים שלכם ולהציג לכם רק הזדמנויות שבאמת שוות את הזמן שלכם מתוך מאגר המשרות הגדול בישראל.
השימוש חינם, ללא עלות וללא הגבלה.
Note: By applying to this position you will have an opportunity to share your preferred working location from the following: Tel Aviv, Israel; Haifa, Israel.Minimum qualifications:
- Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
- 8 years of experience with digital logic design principles, RTL design concepts, and languages, such as Verilog or SystemVerilog.
- Experience with logic synthesis techniques to optimize RTL code, performance and power, as well as low-power design techniques.
- Experience with design sign-off and quality tools (e.g., Lint , CDC , etc.).
- Experience with SoC or IP architecture.
- Master's degree or PhD in Electrical Engineering, Computer Engineering or Computer Science.
- Knowledge of high-performance and low-power design techniques, assertion-based formal verification, Field-programmable Gate Array (FPGA) and emulation platforms, and SoC architecture.
- Knowledge in one of the following areas such as Double Data Rate (DDR)/Low Power Double Data Rate (LPDDR), High-bandwidth memory (HBM).
- Excellent problem-solving and debugging skills.
We prioritize security, efficiency, and reliability across everything we do - from developing our latest TPUs to running a global network, while driving towards shaping the future of hyperscale computing. Our global impact spans software and hardware, including Google Cloud’s Vertex AI, the leading AI platform for bringing Gemini models to enterprise customers.
Responsibilities
- Define the block-level design document (e.g., interface protocol, block diagram, transaction flow, pipeline, etc.).
- Perform Register-Transfer Level (RTL) coding (coding and debug in Verilog, SystemVerilog), function/performance simulation debug, and Lint/CDC/FV/UPF checks.
- Participate in synthesis, timing/power closure activities.
- Participate in test plan and coverage analysis of the block and SoC-level verification.
- Communicate and work with multi-disciplined and multi-site teams.
במקום לחפש לבד בין מאות מודעות – תנו ל-Jobify לנתח את קורות החיים שלכם ולהציג לכם רק הזדמנויות שבאמת שוות את הזמן שלכם מתוך מאגר המשרות הגדול בישראל.
השימוש חינם, ללא עלות וללא הגבלה.
שאלות ותשובות עבור משרת Senior SoC and IP Design Engineer, Google Cloud
כמהנדס/ת תכנון SoC ו-IP בכיר/ה ב-Google Cloud, תהיו חלק מצוות שדוחף גבולות בפיתוח פתרונות סיליקון מותאמים אישית המניעים את עתיד מוצרי הצרכנים של גוגל. תתרמו לחדשנות שמאחורי מוצרים אהובים על מיליוני אנשים ברחבי העולם, ותעצבו את הדור הבא של חוויות חומרה עם ביצועים, יעילות ואינטגרציה ללא תחרות.
משרות נוספות מומלצות עבורך
-
Senior SoC and IP Design Engineer, Google Cloud
-
תל אביב - יפו
Google
-
-
Senior SoC and IP Design Engineer, Google Cloud
-
חיפה
Google
-
-
Senior SOC and IP Design Engineer, Google Cloud
-
תל אביב - יפו
Google
-
-
Senior SOC and IP Design Engineer, Google Cloud
-
חיפה
Google
-
-
Senior SoC and IP Design Engineer, Google Cloud
-
תל אביב - יפו
Google
-
-
Senior SoC and IP Design Engineer, Google Cloud
-
חיפה
Google
-