עדיין מחפשים עבודה במנועי חיפוש? הגיע הזמן להשתדרג!
במקום לחפש לבד בין מאות מודעות – תנו ל-Jobify לנתח את קורות החיים שלכם ולהציג לכם רק הזדמנויות שבאמת שוות את הזמן שלכם מתוך מאגר המשרות הגדול בישראל.
השימוש חינם, ללא עלות וללא הגבלה.
Note: By applying to this position you will have an opportunity to share your preferred working location from the following: Tel Aviv, Israel; Haifa, Israel.Minimum qualifications:
- Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
- 5 years of experience with digital logic design principles, Register-Transfer Level (RTL) design concepts, and languages such as Verilog or System Verilog.
- Experience with logic synthesis techniques to optimize Register-Transfer Level (RTL) code, performance and power as well as low-power design techniques.
- Experience in logic design and debug with Design Verification (DV).
- Experience with a scripting language like Python or Perl.
- Experience with design sign off and quality tools (e.g., Lint, clock domain crossing (CDC), etc.).
- Knowledge of SOC architecture and assertion-based formal verification.
- Knowledge of high performance and low power design techniques.
- Knowledge in one of these areas: PCIe, UCIe, DDR, AXI, ARM processors family.
The ML, Systems, and Cloud AI (MSCA) organization at Google designs, implements, and manages the hardware, software, machine learning, and systems infrastructure for all Google services (Search, YouTube, etc.) and Google Cloud. Our end users are Googlers, Cloud customers and the billions of people who use Google services around the world.
We prioritize security, efficiency, and reliability across everything we do - from developing our latest TPUs to running a global network, while driving towards shaping the future of hyperscale computing. Our global impact spans software and hardware, including Google Cloud’s Vertex AI, the leading AI platform for bringing Gemini models to enterprise customers.
Responsibilities
- Define the SoC/block level design document such as interface protocol, block diagram, transaction flow, pipeline, etc.
- Perform Register-Transfer Level (RTL) development (e.g., coding and debug in Verilog, System Verilog), function/performance simulation debug and Lint/Cyber Defense Center/Formal Verification/Unified Power Format checks.
- Participate in synthesis, timing/power closure, and Application-Specific Integrated Circuit (ASIC) silicon bring-up.
- Participate in test plan and coverage analysis of the block and SOC-level verification.
- Communicate and work with multi-disciplined and multi-site teams.
במקום לחפש לבד בין מאות מודעות – תנו ל-Jobify לנתח את קורות החיים שלכם ולהציג לכם רק הזדמנויות שבאמת שוות את הזמן שלכם מתוך מאגר המשרות הגדול בישראל.
השימוש חינם, ללא עלות וללא הגבלה.
שאלות ותשובות עבור משרת Senior SOC and IP Design Engineer, Google Cloud
מהן הדרישות המינימליות לתפקיד מהנדס/ת תכנון SOC ו-IP בכיר/ה ב-Google Cloud? על המועמדים להיות בעלי תואר ראשון בהנדסת חשמל, הנדסת מחשבים, מדעי המחשב או תחום קשור, או ניסיון מעשי מקביל. נדרשות 5 שנות ניסיון בעקרונות תכנון לוגי דיגיטלי, מושגי תכנון ברמת אוגר-העברה (RTL) ושפות כמו Verilog או System Verilog. כמו כן, נדרש ניסיון בטכניקות סינתזת לוגיקה לאופטימיזציה של קוד RTL, ביצועים וצריכת חשמל, וכן ניסיון בתכנון לוגי וניפוי באגים עם אימות תכנון (DV).
משרות נוספות מומלצות עבורך
-
Senior SoC and IP Design Engineer, Google Cloud
-
תל אביב - יפו
Google
-
-
Senior SoC and IP Design Engineer, Google Cloud
-
חיפה
Google
-
-
Senior SoC and IP Design Engineer, Google Cloud
-
חיפה
Google
-
-
Senior SOC and IP Design Engineer, Google Cloud
-
תל אביב - יפו
Google
-
-
Senior SoC and IP Design Engineer, Google Cloud
-
תל אביב - יפו
Google
-
-
Senior SoC and IP Design Engineer, Google Cloud
-
חיפה
Google
-