עדיין מחפשים עבודה במנועי חיפוש? הגיע הזמן להשתדרג!
במקום לחפש לבד בין מאות מודעות – תנו ל-Jobify לנתח את קורות החיים שלכם ולהציג לכם רק הזדמנויות שבאמת שוות את הזמן שלכם מתוך מאגר המשרות הגדול בישראל.
השימוש חינם, ללא עלות וללא הגבלה.
About the Business Unit:
Ceva is at the forefront of developing next-generation cellular communication systems. We are building the next generation communication infrastructure of 5G modems for User Equipment (UE) and base stations. Among other applications, we are also focusing on space and satellite infrastructure.
About the Role:
As a Senior VLSI Designer, you’ll lead the full design flow of advanced DSP cores and accelerator- from architecture to timing closure. This hands-on role is key to developing the IP’s behind the next-generation products, with strong cross-functional collaboration and technical ownership.
Responsibilities:
As a Senior VLSI Designer, you will be responsible for the end-to-end design and implementation of advanced digital IPs, including DSP cores and hardware accelerators. You will work across the full design flow- from architecture definition and micro-architecture design, through RTL development and verification, to synthesis, timing closure, and static timing analysis (STA). Your work will directly contribute to the silicon success of next-generation products across various domains.
Requirements:
B.Sc. / M.Sc. in Electrical Engineering
5-10 years of experience in VLSI design.
Proficiency in RTL design (Verilog/System Verilog), synthesis, and timing analysis.
Familiarity with EDA tools (Synopsys, Cadence, Mentor).
Strong understanding of digital design principles, SoC architecture, and low-power techniques.
Excellent problem-solving and communication skills.
Advantages:
Knowledge of signal processing and digital communication systems.
Experience in scripting using TCL and Python
במקום לחפש לבד בין מאות מודעות – תנו ל-Jobify לנתח את קורות החיים שלכם ולהציג לכם רק הזדמנויות שבאמת שוות את הזמן שלכם מתוך מאגר המשרות הגדול בישראל.
השימוש חינם, ללא עלות וללא הגבלה.
שאלות ותשובות עבור משרת Senior VLSI Design Engineer
כמהנדס/ת Senior VLSI Design ב-Ceva, תהיה/תהיי אחראי/ת על זרימת התכנון המלאה של ליבות DSP מתקדמות ומאיצים, החל מארכיטקטורה ועד לסגירת תזמונים. התפקיד כולל תכנון ויישום מקצה לקצה של IP דיגיטליים, פיתוח RTL, ורפיקציה, סינתזה וניתוח תזמונים סטטי (STA), ותרומה ישירה להצלחת מוצרי הדור הבא בתחומי תקשורת סלולרית ולוויינית.
משרות נוספות מומלצות עבורך
-
Senior Chip Design Engineer, Nitro Team
-
תל אביב - יפו
Annapurna Labs Ltd.
-
-
Senior VLSI Design Engineer
-
הרצליה
Hillcrest Labs, acquired by CEVA
-
-
Senior VLSI Design Enginee
-
הרצליה
JOB PLACE
-
-
Senior VLSI CDC Engineer
-
תל אביב - יפו
NVIDIA
-
-
Senior VLSI Design Engineer
-
תל אביב - יפו
NeuReality
-
-
Senior VLSI Design Engineer
-
רחובות
MDA Space
-