jobify_logo ×
  • מִשׁתַמֵשׁ
  • התחברות/הרשמה
  • עמוד הבית
  • מי אנחנו
  • מעסיקים מובילים
  • צרו קשר
  • תנאי שימוש
  • מדיניות פרטיות
  • הצהרת נגישות
קרן עזריאלי טקסט בעברית עם סמל אינסוף social_security the_israeli_employment_service work_office המקום
jobify_logo
  • מי אנחנו
  • מעסיקים מובילים
  • פרסום משרה חדש
  • צרו קשר
דילוג לתוכן

עדיין מחפשים עבודה במנועי חיפוש? הגיע הזמן להשתדרג!

במקום לעבור לבד על אלפי מודעות, Jobify מנתחת את קורות החיים שלך ומציגה לך רק משרות שבאמת מתאימות לך.

מעל 80,000 משרות • 4,000 חדשות ביום
חינם. בלי פרסומות. בלי אותיות קטנות.

הגשת מועמדות

Senior Design Engineer

Astera Labs

הגשת מועמדות

Astera Labs Astera Labs

  • תל אביב - יפו
  • LinkedIn
LinkedIn

Senior Design Engineer

Astera Labs

הגשת מועמדות

Astera Labs Astera Labs

  • תל אביב - יפו
  • bag_icon מלאה
  • coins_icon 30,000-45,000 ₪ (הערכה מבוססת AI)
    זוהי הערכת טווח שכר מבוססת AI ולא פרסום של המעסיק
  • LinkedIn
LinkedIn


Astera Labs (NASDAQ: ALAB) provides rack-scale AI infrastructure through purpose-built connectivity solutions. By collaborating with hyperscalers and ecosystem partners, Astera Labs enables organizations to unlock the full potential of modern AI. Astera Labs’ Intelligent Connectivity Platform integrates CXL®, Ethernet, NVLink, PCIe®, and UALink™ semiconductor-based technologies with the company’s COSMOS software suite to unify diverse components into cohesive, flexible systems that deliver end-to-end scale-up, and scale-out connectivity. The company’s custom connectivity solutions business complements its standards-based portfolio, enabling customers to deploy tailored architectures to meet their unique infrastructure requirements. Discover more at www.asteralabs.com.

Role Overview

Astera Labs is establishing a strategic R&D center in Israel to drive the development of complex semiconductor chips that solve the critical 'data bottlenecks' enabling the future of AI at scale. As we expand our presence in Israel, we're seeking a visionary Senior Design Engineer to help build our local engineering powerhouse from the ground up. This is a unique opportunity to take on meaningful product ownership in a new site, designing the digital blocks that sit at the heart of our most ambitious connectivity projects.

As a Senior Design Engineer, you won't just build chips—you will be part of a team defining the next generation of AI infrastructure main components. The complex digital blocks under your micro-architecture and implementation responsibilities will power the world's largest AI clusters. You will own the journey from high-level definition through RTL implementation and backend support, transforming complex logic challenges into elegant, high-performance hardware. If you thrive on solving unnamed challenges in deep-submicron processes and want to shape the digital design foundation for AI infrastructure connectivity, this is your opportunity.

Key Responsibilities

  • Design Ownership & Implementation
    • Own the journey from high-level definition through micro-architecture, coding, and debug to backend implementation support
    • Tackle complex logic challenges and transform them into elegant, high-performance hardware solutions
    • Serve as the point of contact for your logic blocks, driving technical decisions and quality
  • Quality Assurance & Design Optimization
    • Utilize industry-leading EDA tools (Lint, CDC, Synthesis, Timing, Power) and in-house quality assurance tools to ensure designs are robust, scalable, and power-efficient
    • Apply advanced design techniques to meet aggressive PPA (Power, Performance, Area) targets
    • Drive design quality through comprehensive verification and validation activities
  • Cross-Functional Collaboration & Methodology Innovation
    • Interact closely with Architecture, Verification, and Backend teams to ensure seamless integration
    • Participate in design methodology improvements and tool automation initiatives
    • Leverage AI assistance tools and contribute to in-house automation development to make engineering workflows faster and smarter
Basic Qualifications

  • Bachelor's degree in Electrical Engineering or related technical field
  • 7+ years of experience in logic design at semiconductor companies
  • Strong knowledge and experience in Verilog and/or SystemVerilog
  • Familiarity with Clock Domain Crossing, simulation, debugging, synthesis, and timing analysis
  • Excellent communication skills with ability to work effectively across teams
  • Experience working on complex digital designs from specification to implementation

Preferred Qualifications

  • Master's degree in Electrical Engineering or related field
  • Knowledge of DDR and PCIe protocols and implementation
  • Understanding of power management techniques for low-power design
  • Proficiency in scripting languages such as Python or Perl
  • Experience with high-speed serial interface designs or connectivity protocols
  • Background in advanced process technologies (7nm and below)

We know that creativity and innovation happen more often when teams include diverse ideas, backgrounds, and experiences, and we actively encourage everyone with relevant experience to apply, including people of color, LGBTQ+ and non-binary people, veterans, parents, and individuals with disabilities.


במקום לעבור לבד על אלפי מודעות, Jobify מנתחת את קורות החיים שלך ומציגה לך רק משרות שבאמת מתאימות לך.

מעל 80,000 משרות • 4,000 חדשות ביום
חינם. בלי פרסומות. בלי אותיות קטנות.

הגשת מועמדות

שאלות ותשובות עבור משרת Senior Design Engineer

כ-Senior Design Engineer ב-Astera Labs, תהיה חלק מצוות המגדיר את הדור הבא של רכיבי תשתית AI. תהיה אחראי על תכנון ויישום בלוקים דיגיטליים מורכבים, החל מהגדרה ברמה גבוהה ועד ליישום RTL ותמיכת Backend, תוך הפיכת אתגרי לוגיקה מורכבים לחומרת ביצועים גבוהים ואלגנטית. תפקיד זה כולל בעלות על תכנון ויישום, אופטימיזציה של איכות ועיצוב, ושיתוף פעולה חוצה-פונקציות.

לתפקיד Senior Design Engineer ב-Astera Labs, נדרש תואר ראשון בהנדסת חשמל או תחום טכני קרוב, יחד עם 7+ שנות ניסיון בתכנון לוגי בחברות מוליכים למחצה. כישורי מפתח כוללים ידע וניסיון חזקים ב-Verilog ו/או SystemVerilog, היכרות עם Clock Domain Crossing, סימולציה, דיבוג, סינתזה וניתוח תזמון, ויכולת עבודה אפקטיבית בצוותים. ניסיון בעיצובים דיגיטליים מורכבים מהמפרט ועד ליישום הוא חיוני.

כ-Senior Design Engineer ב-Astera Labs, תשתתף בשיפור מתודולוגיות תכנון ויוזמות אוטומציה של כלים. תמנף כלי סיוע מבוססי AI ותתרום לפיתוח אוטומציה פנימית כדי להפוך את תהליכי העבודה ההנדסיים למהירים וחכמים יותר. זה כולל שימוש בכלי EDA מובילים בתעשייה (Lint, CDC, Synthesis, Timing, Power) וכלי אבטחת איכות פנימיים כדי להבטיח שהעיצובים חזקים, ניתנים להרחבה ויעילים בצריכת חשמל.

משרות נוספות מומלצות עבורך
  • רשימת משאלות

    Senior Digital Design Engineer

    • map_icon תל אביב - יפו
    Samsung Semiconductor

    Samsung Semiconductor

  • רשימת משאלות

    Senior Logic Design Engineer

    • map_icon גבעתיים
    Next Silicon

    Next Silicon

  • רשימת משאלות

    Senior Logic Design Engineer

    • map_icon גבעתיים
    NextSilicon

    NextSilicon

ניתן לצפות במשרות שסימנת בכל שלב תחת התפריט הראשי בקטגוריית 'משרות שאהבתי'

המקום קרן עזריאלי טקסט בעברית עם סמל אינסוף
  • מי אנחנו
  • מעסיקים מובילים
  • צרו קשר
  • תנאי שימוש
  • מדיניות פרטיות
  • הצהרת נגישות

2026 Ⓒ ג'וביפיי - כל הזכויות שמורות

קרן עזריאלי טקסט בעברית עם סמל אינסוף social_security the_israeli_employment_service israel_innovation_authority work_office המקום
המערכת בונה את הפרופיל התעסוקתי שלך

עוד רגע...

המערכת זיהתה ששינית את הנתונים באזור האישי ומעדכנת את ההמלצות על תפקידים ומשרות בהתאם.

מצטערים, לא הצלחנו לנתח בהצלחה את הנתונים שהזנת.
אתם מוזמנים לנסות להזין שוב או להעלות קובץ קורות חיים במידה ויש לכם.
בהצלחה

הגעת להגבלה היומית של שלושה עדכונים בפרופיל האישי ביום

loader

הבקשה שלך נשלחה בהצלחה!

יש באפשרותך לשלוח בקשה לקבלת ייעוץ אישי ללא עלות מיועצת קריירה.

באפשרותך לשלוח בקשה לקבלת ייעוץ אישי ללא עלות

  • בעיה טכנית

  • סיוע בכתיבת קורות חיים או בהכנה לראיון עבודה

  • התאמה של משרות

  • אחר:

פנייתך נשלחה בהצלחה. נציג מטעם ארגון נכי צהל ייצור איתך קשר בהקדם