jobify_logo ×
  • מִשׁתַמֵשׁ
  • התחברות/הרשמה
  • עמוד הבית
  • מי אנחנו
  • מעסיקים מובילים
  • צרו קשר
  • תנאי שימוש
  • מדיניות פרטיות
  • הצהרת נגישות
קרן עזריאלי טקסט בעברית עם סמל אינסוף social_security the_israeli_employment_service work_office המקום
jobify_logo
  • מי אנחנו
  • מעסיקים מובילים
  • פרסום משרה חדש
  • צרו קשר
דילוג לתוכן

עדיין מחפשים עבודה במנועי חיפוש? הגיע הזמן להשתדרג!

במקום לעבור לבד על אלפי מודעות, Jobify מנתחת את קורות החיים שלך ומציגה לך רק משרות שבאמת מתאימות לך.

מעל 80,000 משרות • 4,000 חדשות ביום
חינם. בלי פרסומות. בלי אותיות קטנות.

הגשת מועמדות

RTL Design Technical Lead, Networking, Google Cloud

Google

הגשת מועמדות

Google Google

  • חיפה
  • LinkedIn
LinkedIn

RTL Design Technical Lead, Networking, Google Cloud

Google

הגשת מועמדות

Google Google

  • חיפה
  • coins_icon 40,000-65,000 ₪ (הערכה מבוססת AI)
    זוהי הערכת טווח שכר מבוססת AI ולא פרסום של המעסיק
  • LinkedIn
LinkedIn


Note: By applying to this position you will have an opportunity to share your preferred working location from the following: Tel Aviv, Israel; Haifa, Israel.Minimum qualifications:

  • Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, a related field, or equivalent practical experience.
  • 10 years of experience architecting networking ASICs from specification to production.
  • 8 years of experience in technical leadership.
  • Experience in one of the following areas: arithmetic units, bus architectures, processor design, accelerators, or memory hierarchies.
  • Experience developing RTL for ASIC subsystems.

Preferred qualifications:

  • Experience working with design networking like: Remote Direct Memory Access (RDMA) or packet processing and system design principles for low latency, high throughput, security, and reliability.
  • Experience in TCP, IP, Ethernet, PCIE and DRAM including Network on Chip (NoC) principles and protocols (AXI, ACE, and CHI).
  • Experience architecting networking switches, end points, and hardware offloads.
  • Understanding of packet classification, processing, queuing, scheduling, switching, routing, traffic conditioning, and telemetry.

About The Job

Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of Google's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.

As part of our Server Chip Design team, you will use your ASIC design experience to be part of a team that creates the SoC VLSI design cycle from start to finish. You will collaborate closely with design and verification engineers in active projects, creating architecture definitions with RTL coding, and running block level simulations.

In this role, you will contribute in all phases of Application-Specific Integrated Circuit (ASIC) designs from design specification to production. You will collaborate with members of architecture, software, verification, power, timing, synthesis, etc. to specify and deliver high quality SoC/RTL. You will solve technical problems with innovative micro-architecture and practical logic solutions, and evaluate design options with complexity, performance, power and area in mind.The ML, Systems, & Cloud AI (MSCA) organization at Google designs, implements, and manages the hardware, software, machine learning, and systems infrastructure for all Google services (Search, YouTube, etc.) and Google Cloud. Our end users are Googlers, Cloud customers and the billions of people who use Google services around the world.

We prioritize security, efficiency, and reliability across everything we do - from developing our latest TPUs to running a global network, while driving towards shaping the future of hyperscale computing. Our global impact spans software and hardware, including Google Cloud’s Vertex AI, the leading AI platform for bringing Gemini models to enterprise customers.

Responsibilities

  • Define the block level design documents such as interface protocol, block diagram, transaction flow, pipeline, and more.
  • Perform RTL development (e.g., coding and debug in Verilog, SystemVerilog, VHDL), function/performance simulation debug, and Lint/CDC/FV/UPF checks.
  • Participate in synthesis, timing/power, and FPGA/silicon bring-up.
  • Participate in test plan and coverage analysis of the block and SOC-level verification.
  • Communicate and work with multi-disciplined and multi-site teams.

Google is proud to be an equal opportunity workplace and is an affirmative action employer. We are committed to equal employment opportunity regardless of race, color, ancestry, religion, sex, national origin, sexual orientation, age, citizenship, marital status, disability, gender identity or Veteran status. We also consider qualified applicants regardless of criminal histories, consistent with legal requirements. See also Google's EEO Policy and EEO is the Law. If you have a disability or special need that requires accommodation, please let us know by completing our Accommodations for Applicants form .


במקום לעבור לבד על אלפי מודעות, Jobify מנתחת את קורות החיים שלך ומציגה לך רק משרות שבאמת מתאימות לך.

מעל 80,000 משרות • 4,000 חדשות ביום
חינם. בלי פרסומות. בלי אותיות קטנות.

הגשת מועמדות

שאלות ותשובות עבור משרת RTL Design Technical Lead, Networking, Google Cloud

כ-RTL Design Technical Lead, Networking ב-Google Cloud, תהיה אחראי על הגדרת מסמכי תכנון ברמת הבלוק, פיתוח RTL (קידוד ודיבוג ב-Verilog, SystemVerilog, VHDL), ביצוע בדיקות Lint/CDC/FV/UPF, והשתתפות בסינתזה, תזמון/הספק והעלאת FPGA/סיליקון. כמו כן, תשתתף בניתוח תוכניות בדיקה וכיסוי לאימות ברמת הבלוק וה-SOC, ותעבוד בשיתוף פעולה עם צוותים מרובי-דיסציפלינות ואתרים.

לתפקיד RTL Design Technical Lead, Networking ב-Google נדרש תואר ראשון בהנדסת חשמל, הנדסת מחשבים, מדעי המחשב או תחום קשור, או ניסיון מעשי מקביל. כמו כן, נדרשות 10 שנות ניסיון בארכיטקטורת ASICs לרשתות, 8 שנות ניסיון בהובלה טכנית, וניסיון בפיתוח RTL עבור תת-מערכות ASIC. ניסיון ביחידות אריתמטיות, ארכיטקטורות אפיקים, תכנון מעבדים, מאיצים או היררכיות זיכרון הוא חובה.

תפקיד RTL Design Technical Lead, Networking ב-Google Cloud מציע גמישות בבחירת מיקום העבודה. המועמדים יכולים לבחור לעבוד מתל אביב, ישראל או מחיפה, ישראל.

משרות נוספות מומלצות עבורך
  • רשימת משאלות

    rtl design technical lead, servers, google cloud

    • map_icon חיפה
    גוגל ישראל

    גוגל ישראל

  • רשימת משאלות

    RTL Design Technical Lead, Servers, Cloud

    • map_icon תל אביב - יפו
    גוגל ישראל

    גוגל ישראל

  • רשימת משאלות

    RTL Design Technical Lead, Networking, Google Cloud

    • map_icon תל אביב - יפו
    Google

    Google

ניתן לצפות במשרות שסימנת בכל שלב תחת התפריט הראשי בקטגוריית 'משרות שאהבתי'

המקום קרן עזריאלי טקסט בעברית עם סמל אינסוף
  • מי אנחנו
  • מעסיקים מובילים
  • צרו קשר
  • תנאי שימוש
  • מדיניות פרטיות
  • הצהרת נגישות

2026 Ⓒ ג'וביפיי - כל הזכויות שמורות

קרן עזריאלי טקסט בעברית עם סמל אינסוף social_security the_israeli_employment_service israel_innovation_authority work_office המקום
המערכת בונה את הפרופיל התעסוקתי שלך

עוד רגע...

המערכת זיהתה ששינית את הנתונים באזור האישי ומעדכנת את ההמלצות על תפקידים ומשרות בהתאם.

מצטערים, לא הצלחנו לנתח בהצלחה את הנתונים שהזנת.
אתם מוזמנים לנסות להזין שוב או להעלות קובץ קורות חיים במידה ויש לכם.
בהצלחה

הגעת להגבלה היומית של שלושה עדכונים בפרופיל האישי ביום

loader

הבקשה שלך נשלחה בהצלחה!

יש באפשרותך לשלוח בקשה לקבלת ייעוץ אישי ללא עלות מיועצת קריירה.

באפשרותך לשלוח בקשה לקבלת ייעוץ אישי ללא עלות

  • בעיה טכנית

  • סיוע בכתיבת קורות חיים או בהכנה לראיון עבודה

  • התאמה של משרות

  • אחר:

פנייתך נשלחה בהצלחה. נציג מטעם ארגון נכי צהל ייצור איתך קשר בהקדם