jobify_logo ×
  • מִשׁתַמֵשׁ
  • התחברות/הרשמה
  • עמוד הבית
  • מי אנחנו
  • מעסיקים מובילים
  • צרו קשר
  • תנאי שימוש
  • מדיניות פרטיות
  • הצהרת נגישות
קרן עזריאלי טקסט בעברית עם סמל אינסוף social_security the_israeli_employment_service work_office המקום
jobify_logo
  • מי אנחנו
  • מעסיקים מובילים
  • צרו קשר
דילוג לתוכן

עדיין מחפשים עבודה במנועי חיפוש? הגיע הזמן להשתדרג!

במקום לחפש לבד בין מאות מודעות – תנו ל-Jobify לנתח את קורות החיים שלכם ולהציג לכם רק הזדמנויות שבאמת שוות את הזמן שלכם מתוך מאגר המשרות הגדול בישראל.
השימוש חינם, ללא עלות וללא הגבלה.

הגישו קו”ח דרך Jobify

Senior Design Engineer, Google Cloud Networking

Google

הגישו קו”ח דרך Jobify

Google Google

  • חיפה
  • LinkedIn
LinkedIn

Senior Design Engineer, Google Cloud Networking

Google

הגישו קו”ח דרך Jobify

Google Google

  • חיפה
  • LinkedIn
LinkedIn


Note: By applying to this position you will have an opportunity to share your preferred working location from the following: Tel Aviv, Israel; Haifa, Israel.Minimum qualifications:

  • Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
  • 8 years of experience architecting networking ASICs from specification to production or equivalent experience.
  • Experience developing RTL for ASIC subsystems.
  • Experience in micro-architecture, design, verification, logic synthesis, and timing closure.

Preferred qualifications:

  • Experience architecting networking switches, end points, and hardware offloads.
  • Experience working with design networking: RDMA or packet processing and system design principles for low latency, high throughput, security, and reliability.
  • Experience working with software teams optimizing the hardware/software interface.
  • Knowledge of TCP, IP, Ethernet, PCIE and DRAM.
  • Familiarity with Network on Chip (NoC) principles and protocols (AXI, ACE, and CHI).
  • Proficiency in a procedural programming language (e.g., C++, Python, Go).

About The Job

Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of Google's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.

The AI and Infrastructure team is redefining what’s possible. We empower Google customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers include Googlers, Google Cloud customers, and billions of Google users worldwide.

We're the driving force behind Google's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for Google Cloud, Google Global Networking, Data Center operations, systems research, and much more.

Responsibilities

  • Define the block level design documents such as interface protocol, block diagram, transaction flow, pipeline, and more.
  • Perform RTL development (e.g., coding and debug in Verilog, SystemVerilog, VHDL), function/performance simulation debug, and Lint/CDC/FV/UPF checks.
  • Participate in synthesis, timing/power, and FPGA/silicon bring-up.
  • Participate in test plan and coverage analysis of the block and SOC-level verification.
  • Communicate and work with multi-disciplined and multi-site teams.

Google is proud to be an equal opportunity workplace and is an affirmative action employer. We are committed to equal employment opportunity regardless of race, color, ancestry, religion, sex, national origin, sexual orientation, age, citizenship, marital status, disability, gender identity or Veteran status. We also consider qualified applicants regardless of criminal histories, consistent with legal requirements. See also Google's EEO Policy and EEO is the Law. If you have a disability or special need that requires accommodation, please let us know by completing our Accommodations for Applicants form .


במקום לחפש לבד בין מאות מודעות – תנו ל-Jobify לנתח את קורות החיים שלכם ולהציג לכם רק הזדמנויות שבאמת שוות את הזמן שלכם מתוך מאגר המשרות הגדול בישראל.
השימוש חינם, ללא עלות וללא הגבלה.

הגישו קו”ח דרך Jobify

שאלות ותשובות עבור משרת Senior Design Engineer, Google Cloud Networking

כמהנדס/ת תכנון בכיר/ה ב-Google Cloud Networking, תהיו אחראים/יות להגדרת מסמכי תכנון ברמת הבלוק, כולל פרוטוקולי ממשק, דיאגרמות בלוקים וזרימת טרנזקציות. התפקיד כולל גם פיתוח RTL (קידוד ודיבוג ב-Verilog, SystemVerilog, VHDL), דיבוג סימולציות פונקציונליות וביצוע בדיקות Lint/CDC/FV/UPF. בנוסף, תשתתפו בתהליכי סינתזה, תזמון/הספק, ו-FPGA/סיליקון bring-up, וכן בניתוח תוכניות בדיקה וכיסוי ברמת הבלוק וה-SOC.

לתפקיד זה ב-Google נדרש תואר ראשון בהנדסת חשמל, הנדסת מחשבים, מדעי המחשב או תחום קשור, יחד עם 8 שנות ניסיון בארכיטקטורת ASICs לרשתות. נדרש גם ניסיון בפיתוח RTL לתתי-מערכות ASIC וניסיון במיקרו-ארכיטקטורה, תכנון, וריפיקציה, סינתזה לוגית וסגירת תזמונים. תשתלבו בצוות שדוחף גבולות בפיתוח פתרונות סיליקון מותאמים אישית המניעים את עתיד מוצרי ה-direct-to-consumer של Google, ותתרמו לחדשנות מאחורי מוצרים אהובים על מיליונים ברחבי העולם.

כן, ניסיון קודם בארכיטקטורת מתגי רשת, נקודות קצה ו-hardware offloads הוא יתרון משמעותי. כמו כן, ניסיון בעבודה עם תכנון רשתות כמו RDMA או עיבוד מנות, ועקרונות תכנון מערכות עבור לטנסי נמוך, תפוקה גבוהה, אבטחה ואמינות, יהיו מועילים. ידע ב-TCP, IP, Ethernet, PCIE ו-DRAM, והיכרות עם עקרונות ופרוטוקולי Network on Chip (NoC) כגון AXI, ACE ו-CHI, יתרמו רבות להצלחה בתפקיד זה ב-Google.

משרות נוספות מומלצות עבורך
  • רשימת משאלות

    Staff Design Engineer, Google Cloud, Networking

    • map_icon תל אביב - יפו
    Google

    Google

  • רשימת משאלות

    Senior Design Engineer, Google Cloud Networking

    • map_icon תל אביב - יפו
    Google

    Google

  • רשימת משאלות

    Senior ASIC frontend Design

    • map_icon יקנעם עילית
    חברה בתחום מש"א / הדרכה / השמה / בתי תוכנ

    חברה בתחום מש"א / הדרכה / השמה / בתי תוכנ

  • רשימת משאלות

    Senior Asic Design - Cisco Silicon One

    • map_icon קיסריה
    Cisco

    Cisco

  • רשימת משאלות

    Senior Chip Design Engineer

    • map_icon תל אביב - יפו
    NVIDIA

    NVIDIA

  • רשימת משאלות

    Senior Chip Design Engineer

    • map_icon באר שבע
    NVIDIA

    NVIDIA

ניתן לצפות במשרות שסימנת בכל שלב תחת התפריט הראשי בקטגוריית 'משרות שאהבתי'

המקום קרן עזריאלי טקסט בעברית עם סמל אינסוף
  • מי אנחנו
  • מעסיקים מובילים
  • צרו קשר
  • תנאי שימוש
  • מדיניות פרטיות
  • הצהרת נגישות

2025 Ⓒ ג'וביפיי - כל הזכויות שמורות

קרן עזריאלי טקסט בעברית עם סמל אינסוף social_security the_israeli_employment_service israel_innovation_authority work_office המקום
המערכת בונה את הפרופיל התעסוקתי שלך

עוד רגע...

המערכת זיהתה ששינית את הנתונים באזור האישי ומעדכנת את ההמלצות על תפקידים ומשרות בהתאם.

מצטערים, לא הצלחנו לנתח בהצלחה את הנתונים שהזנת.
אתם מוזמנים לנסות להזין שוב או להעלות קובץ קורות חיים במידה ויש לכם.
בהצלחה

הגעת להגבלה היומית של שלושה עדכונים בפרופיל האישי ביום

loader

הבקשה שלך נשלחה בהצלחה!

יש באפשרותך לשלוח בקשה לקבלת ייעוץ אישי ללא עלות מיועצת קריירה.

באפשרותך לשלוח בקשה לקבלת ייעוץ אישי ללא עלות

  • בעיה טכנית

  • סיוע בכתיבת קורות חיים או בהכנה לראיון עבודה

  • התאמה של משרות

  • אחר:

פנייתך נשלחה בהצלחה. נציג מטעם ארגון נכי צהל ייצור איתך קשר בהקדם