jobify_logo ×
  • מִשׁתַמֵשׁ
  • התחברות/הרשמה
  • עמוד הבית
  • מי אנחנו
  • מעסיקים מובילים
  • צרו קשר
  • תנאי שימוש
  • מדיניות פרטיות
  • הצהרת נגישות
קרן עזריאלי טקסט בעברית עם סמל אינסוף social_security the_israeli_employment_service work_office המקום
jobify_logo
  • מי אנחנו
  • מעסיקים מובילים
  • צרו קשר
דילוג לתוכן

עדיין מחפשים עבודה במנועי חיפוש? הגיע הזמן להשתדרג!

במקום לחפש לבד בין מאות מודעות – תנו ל-Jobify לנתח את קורות החיים שלכם ולהציג לכם רק הזדמנויות שבאמת שוות את הזמן שלכם מתוך מאגר המשרות הגדול בישראל.
השימוש חינם, ללא עלות וללא הגבלה.

הגישו קו”ח דרך Jobify

ASIC Design Engineer, Cloud-Scale Machine Learning Acceleration team

Annapurna Labs Ltd.

הגישו קו”ח דרך Jobify

Annapurna Labs Ltd. Annapurna Labs Ltd.

  • תל אביב - יפו
  • Indeed
Indeed

ASIC Design Engineer, Cloud-Scale Machine Learning Acceleration team

Annapurna Labs Ltd.

הגישו קו”ח דרך Jobify

Annapurna Labs Ltd. Annapurna Labs Ltd.

  • תל אביב - יפו
  • Indeed
Indeed

DESCRIPTION

Annapurna Labs (our organization within AWS UC) designs silicon and software that accelerates innovation. Customers choose us to create cloud solutions that solve challenges that were unimaginable a short time ago—even yesterday. Our custom chips, accelerators, and software stacks enable us to take on technical challenges that have never been seen before, and deliver results that help our customers change the world.

About AWS
Amazon Web Services (AWS) is the world’s most comprehensive and broadly adopted cloud platform. We pioneered cloud computing and never stopped innovating — that’s why customers from the most successful startups to Global 500 companies trust our robust suite of products and services to power their businesses.

This role is based in Tel Aviv with an option for relocation to the USA (not a must) .

Key job responsibilities
- integrate multiple subsystems into top level SOC, ensure correct clock/reset/functional/DFT signal routing
- As a key member of the ASIC design team, you will implement and deliver high performance, area and power efficient RTL to achieve design targets and specifications.
- Analyze design, microarchitecture or architecture to make trade-offs based on features, power, performance or area requirements.
- Develop micro-architecture, implement SystemVerilog RTL, and deliver synthesis/timing clean design with constraints.
- Perform lint and clock domain crossing quality checks on the design.
- Work with with architects, other designers, verification teams, pre- and post-silicon validation teams, synthesis, timing and back-end teams to accomplish your tasks.

You will thrive in this role if you:
- Are familiar with scripting in Python
- Are proficient with assertions
- Have good debug skills to analyze RTL test failures
- Have a "Learn and Be Curious" mindset

A day in the life
Diverse Experiences
AWS values diverse experiences. Even if you do not meet all of the qualifications and skills listed in the job description, we encourage candidates to apply. If your career is just starting, hasn’t followed a traditional path, or includes alternative experiences, don’t let it stop you from applying.

Work/Life Balance
We value work-life harmony. Achieving success at work should never come at the expense of sacrifices at home, which is why we strive for flexibility as part of our working culture. When we feel supported in the workplace and at home, there’s nothing we can’t achieve in the cloud.

Inclusive Team Culture
Here at AWS, it’s in our nature to learn and be curious. Our employee-led affinity groups foster a culture of inclusion that empower us to be proud of our differences. Ongoing events and learning experiences, including our Conversations on Race and Ethnicity (CORE) and AmazeCon (gender diversity) conferences, inspire us to never stop embracing our uniqueness.

Mentorship & Career Growth
We’re continuously raising our performance bar as we strive to become Earth’s Best Employer. That’s why you’ll find endless knowledge-sharing, mentorship and other career-advancing resources here to help you develop into a better-rounded professional.

Custom SoCs (System on Chip) live at the heart of AWS Machine Learning servers. As a member of the Cloud-Scale Machine Learning Acceleration team you’ll be responsible for the design and optimization of hardware in our data centers including AWS Inferentia, our custom designed machine learning inference datacenter server. Our success depends on our world-class server infrastructure; we’re handling massive scale and rapid integration of emergent technologies. We’re looking for an ASIC Design Eengineer to help us trail-blaze new technologies and architectures, while ensuring high design quality and making the right trade-offs.

About the team
Custom SoCs (System on Chip) live at the heart of AWS Machine Learning servers. As a member of the Cloud-Scale Machine Learning Acceleration team you’ll be responsible for the design and optimization of hardware in our data centers including AWS Inferentia, our custom designed machine learning inference datacenter server. Our success depends on our world-class server infrastructure; we’re handling massive scale and rapid integration of emergent technologies. We’re looking for an ASIC Design Eengineer to help us trail-blaze new technologies and architectures, while ensuring high design quality and making the right trade-offs.

Our team is dedicated to supporting new members. We have a broad mix of experience levels and tenures, and we’re building an environment that celebrates knowledge-sharing and mentorship. Our senior members enjoy one-on-one mentoring and thorough, but kind, code reviews. We care about your career growth and strive to assign projects that help our team members develop your engineering expertise so you feel empowered to take on more complex tasks in the future.

BASIC QUALIFICATIONS

- 3+ years in RTL design for SOC
- 3+ years of VLSI engineering
- 3+ years with code quality tools including: Spyglass, LINT, or CDC

PREFERRED QUALIFICATIONS

- Experience with Microarchitecture, SystemVerilog RTL, Assertions, SDC constraints
- Familiarity with data path design, interconnects, AXI protocol
- Good analytical, problem solving, and communication skills

Our inclusive culture empowers Amazonians to deliver the best results for our customers. If you have a disability and need a workplace accommodation or adjustment during the application and hiring process, including support for the interview or onboarding process, please visit https://amazon.jobs/content/en/how-we-hire/accommodations for more information. If the country/region you’re applying in isn’t listed, please contact your Recruiting Partner.


במקום לחפש לבד בין מאות מודעות – תנו ל-Jobify לנתח את קורות החיים שלכם ולהציג לכם רק הזדמנויות שבאמת שוות את הזמן שלכם מתוך מאגר המשרות הגדול בישראל.
השימוש חינם, ללא עלות וללא הגבלה.

הגישו קו”ח דרך Jobify

שאלות ותשובות עבור משרת ASIC Design Engineer, Cloud-Scale Machine Learning Acceleration team

כמהנדס/ת תכנון ASIC בצוות האצת למידת מכונה בקנה מידה ענן ב-Annapurna Labs, תהיו אחראים/ות לתכנון ואופטימיזציה של חומרה במרכזי הנתונים, כולל AWS Inferentia. התפקיד כולל שילוב תת-מערכות מרובות ל-SOC ברמה העליונה, הבטחת ניתוב נכון של אותות שעון/איפוס/פונקציונליות/DFT, ויישום RTL יעיל לביצועים, שטח וצריכת חשמל.

לתפקיד מהנדס/ת תכנון ASIC ב-Annapurna Labs, נדרש ניסיון של 3+ שנים בתכנון RTL עבור SOC, הנדסת VLSI, ועבודה עם כלי איכות קוד כמו Spyglass, LINT או CDC. כישורים מועדפים כוללים ניסיון עם Microarchitecture, SystemVerilog RTL, Assertions, אילוצי SDC, והיכרות עם תכנון נתיבי נתונים ופרוטוקול AXI.

מהנדס/ת תכנון ASIC בצוות האצת למידת מכונה בקנה מידה ענן ב-Annapurna Labs תורם/ת על ידי פיתוח מיקרו-ארכיטקטורה, יישום SystemVerilog RTL, ואספקת תכנון נקי מסינתזה ותזמון. התפקיד כולל גם ניתוח תכנון וארכיטקטורה לביצוע פשרות מבוססות תכונות, הספק, ביצועים או דרישות שטח, ועבודה עם צוותים שונים להשגת המטרות.

משרות נוספות מומלצות עבורך
  • רשימת משאלות

    ASIC Design Engineer

    • map_icon תל אביב - יפו
    Apple

    Apple

  • רשימת משאלות

    RTL Design Engineer, Google Cloud

    • map_icon תל אביב - יפו
    Google

    Google

  • רשימת משאלות

    Design Engineer, Google Cloud, Networking

    • map_icon תל אביב - יפו
    Google

    Google

  • רשימת משאלות

    Design Engineer, Google Cloud, Networking

    • map_icon חיפה
    Google

    Google

  • רשימת משאלות

    RTL Design Engineer, Google Cloud

    • map_icon חיפה
    Google

    Google

  • רשימת משאלות

    Junior ASIC Engineer - Israel - ETR

    • map_icon קיסריה
    Cisco

    Cisco

ניתן לצפות במשרות שסימנת בכל שלב תחת התפריט הראשי בקטגוריית 'משרות שאהבתי'

המקום קרן עזריאלי טקסט בעברית עם סמל אינסוף
  • מי אנחנו
  • מעסיקים מובילים
  • צרו קשר
  • תנאי שימוש
  • מדיניות פרטיות
  • הצהרת נגישות

2026 Ⓒ ג'וביפיי - כל הזכויות שמורות

קרן עזריאלי טקסט בעברית עם סמל אינסוף social_security the_israeli_employment_service israel_innovation_authority work_office המקום
המערכת בונה את הפרופיל התעסוקתי שלך

עוד רגע...

המערכת זיהתה ששינית את הנתונים באזור האישי ומעדכנת את ההמלצות על תפקידים ומשרות בהתאם.

מצטערים, לא הצלחנו לנתח בהצלחה את הנתונים שהזנת.
אתם מוזמנים לנסות להזין שוב או להעלות קובץ קורות חיים במידה ויש לכם.
בהצלחה

הגעת להגבלה היומית של שלושה עדכונים בפרופיל האישי ביום

loader

הבקשה שלך נשלחה בהצלחה!

יש באפשרותך לשלוח בקשה לקבלת ייעוץ אישי ללא עלות מיועצת קריירה.

באפשרותך לשלוח בקשה לקבלת ייעוץ אישי ללא עלות

  • בעיה טכנית

  • סיוע בכתיבת קורות חיים או בהכנה לראיון עבודה

  • התאמה של משרות

  • אחר:

פנייתך נשלחה בהצלחה. נציג מטעם ארגון נכי צהל ייצור איתך קשר בהקדם